计算机的组成原理期末复习资料汇总情况

上传人:人*** 文档编号:488276982 上传时间:2023-11-07 格式:DOC 页数:19 大小:113KB
返回 下载 相关 举报
计算机的组成原理期末复习资料汇总情况_第1页
第1页 / 共19页
计算机的组成原理期末复习资料汇总情况_第2页
第2页 / 共19页
计算机的组成原理期末复习资料汇总情况_第3页
第3页 / 共19页
计算机的组成原理期末复习资料汇总情况_第4页
第4页 / 共19页
计算机的组成原理期末复习资料汇总情况_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《计算机的组成原理期末复习资料汇总情况》由会员分享,可在线阅读,更多相关《计算机的组成原理期末复习资料汇总情况(19页珍藏版)》请在金锄头文库上搜索。

1、word计算机组成原理期末复习资料汇总一、名词解释微程序:是指能实现一条机器指令功能的微指令序列。微指令:在机器的一个CPU周期内,一组实现一定操作功能的微命令的组合。微操作:执行部件在微命令的控制下所进展的操作。加减交替法:除法运算处理中对恢复余数法来说,当余数为正时,商“1,余数左移一位,减除数;当余数为负时,商“0,余数左移一位,加除数。有效地址:EA是一16位无符号数,表示操作数所在单元到段首的距离即逻辑地址的偏移地址.形式地址:指令中地址码字段给出的地址,对形式地址的进一步计算可以得到操作数的实际地址。相容性微操作:在同一CPU周期中,可以并行执行的微操作。相斥性微操作:在同一CPU

2、周期中,不可以并行执行的微操作。PLA:Programmable Logic Arrays,可编程逻辑阵列。PAL:Programmable Array Logic,可编程阵列逻辑。GAL:Generic Array Logic,通用阵列逻辑。CPU:Central Processing Unit,中央处理器。一块超大规模的集成电路,是一台计算机的运算核心和控制核心。RISC:Reduced Instruction Set puter,精简指令系统计算机。CISC:plex Instruction Set puter,复杂指令系统计算机。ALU:Arithmetic Logic Unit,算术

3、逻辑单元。CPU执行单元,用来完成算术逻辑运算。二、选择题1. 没有外存储器的计算机监控程序可以存放在( B )。ARAMBROM CRAM和ROM DCPU2. 完整的计算机系统应包括 D 。A运算器存储器控制器 B外部设备和主机C主机和使用程序 D配套的硬件设备和软件系统3. 在机器数 BC 中,零的表示形式是唯一的。A原码 B补码 C移码 D反码4. 在定点二进制运算器中,减法运算一般通过D 来实现。A原码运算的二进制减法器B补码运算的二进制减法器C原码运算的十进制加法器D补码运算的二进制加法器5. 某存放器中的值有时是地址,因此只有计算机的C才能识别它。A 译码器 B 判断程序 C 指

4、令 D 时序信号6. 如下数中最小的数为 C 。A1010012B528C101001BCDD233167. 假设浮点数用补码表示,如此判断运算结果是否为规格化数的方法是 C 。A阶符与数符一样为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字一样为规格化数8. 补码加减法是指C 。A操作数用补码表示,两数尾数相加减,符号位单独处理,减法用加法代替B操作数用补码表示,符号位与尾数一起参与运算,结果的符号与加减一样C操作数用补码表示,连同符号位直接相加减,减某数用加某数的补码代替,结果的符号在运算中形成D操作数用补码表示,由数符决定两尾

5、数的操作,符号位单独处理9. 运算器虽然由许多部件组成,但核心部件是B 。A数据总线 B算术逻辑运算单元C多路开关 D累加存放器10. 指令系统中采用不同寻址方式的目的主要是 B。A实现存储程序和程序控制B缩短指令长度,扩大寻址空间,提高编程灵活性C可以直接访问外存D提供扩展操作码的可能并降低指令译码难度11. 指令的寻址方式有顺序和跳转两种方式,采用跳转寻址方式,可以实现D。A 堆栈寻址 B 程序的条件转移C 程序的无条件转移 D 程序的条件转移或无条件转移12. 微程序控制器中,机器指令与微指令的关系是 B 。A每一条机器指令由一条微指令来执行B每一条机器指令由一段由微指令编程的微程序来解

6、释执行C一段机器指令组成的程序可由一条微指令来执行D一条微指令由假设干个机器指令组成13. 用以指定将要执行的指令所在地址的是B 。A 指令存放器 B程序计数器 C数据存放器 D累加器14. 常用的虚拟存储系统由 B 两级存储器组成,其中辅存是大容量的磁外表存储器。Acache-主存 B主存-辅存 Ccache-辅存 D通用存放器-cache15. RISC访内指令中,操作数的物理位置一般安排在D 。A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用存放器D两个通用存放器16. CPU中跟踪指令后继地址的存放器是C 。A地址存放器 B指令计数器C程序计数器 D指令存放器17. 单级中断系统中

7、,CPU一旦响应中断,立即关闭 C 标志,以防止本次中断服务完毕前同级的其他中断源产生另一次中断进展干扰。 A中断允许 B中断请求C中断屏蔽 DDMA请求18. 下面操作中应该由特权指令完成的是 B 。A设置定时器的初值B从用户模式切换到管理员模式C开定时器中断D关中断19. 主存贮器和CPU之间增加cache的目的是A 。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用存放器的数量D既扩大主存贮器容量,又扩大CPU中通用存放器的数量20. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用C 。A堆栈寻址方式 B立即寻址方式C隐含寻址方式

8、 D间接寻址方式21. 为了便于实现多级中断,保存现场信息最有效的方法是采用B 。A通用存放器 B堆栈 C存储器 D外存22. 某DRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线的数目是 D 。A8,512 B512,8 C18,8 D19,8解析:内存的地址线跟内存的容量有关,类似于有1万个人有,就至少得5位一样,只不过区别是电脑内部用二进制而不是十进制。内存的容量有多少,是用多少个二进制数表示,那么地址线的条数就是多少个,比如容量是4位的,用两个2进制数表述,那么地址线就是2条,8位的,用三个2进制数表示,地址线就应该是3条,这样推下来,内容容量是能用多少个二进制数表示,相当

9、于1个二进制数的2的多少次,那么地址条数就是多少。512k应该指的是512KB,相当于4Mb按照1比8换算,需要用22位二进制数表示,相当于2的22次,所以用22条地址线。数据线指一次传输的数据的宽度,8位的宽度应该用8根数据线。23. 定点运算器用来进展 B 。A十进制加法运算B定点数运算C浮点数运算D既进展定点数运算也进展浮点数运算24. 直接间接立即3种寻址方式指令的执行速度,由快至慢的排序是 C 。A直接立即间接B直接间接立即C立即直接间接D立即间接直接25. 存放器间接寻址方式中,操作数处在 B 。A通用存放器B主存单元C程序计数器D堆栈26. 微指令执行的顺序控制问题,实际上是如何

10、确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其根本思想是 C 。A用程序计数器PC来产生后继微指令地址B用微程序计数器PC来产生后继微指令地址C通过微指令顺序控制地段由设计者指定或者由设计者指定的判断字段控制产生后继微指令地址D通过指令中指定一个专门字段来控制产生后继微指令地址27. 两补码相加,采用1位符号位,当 D 时,表示结果溢出。A. 符号位有进位B. 符号位进位和最高数位进位异或结果为0C. 符号位为1D. 符号位进位和最高数位进位异或结果为128. 某单片机字长32位,其存储容量为4MB。假设按字编址,它的寻址X围是 A 。A1M B4MB C4M D1MB解析问题:

11、1某计算机字长为32位,其存储容量为16MB,假设按双字编址,它的寻址X围是多少2某机字长为32位,存储容量为64MB,假设按字节编址.它的寻址X围是多少?解答:我的方法是全部换算成1位2进制的根本单元来算。先计算总容量,如第一题中是16mb中,一B为8位,也就是8个一位根本单元组成,16M=224位=224个一位根本单元。所以总的根本单元是224*8。一个字长是n位,就是说一个字是由n个一位根本单元组成。按照字来编址就是说由一个字所包含的一位根本单元的个数作为一个地址单元,它对应一个地址。同理,双字编址就是两个字所包含的的根本单元数作为一个地址单元。由于一个字节1B永远是8位,所以按字节编址

12、永远是8个一位根本单元作为一个地址单元。寻址X围就是说总共有多少个这样的地址。第一题中一个字长是32位,对于按字编址来说一个地址单元有32个根本单元,按双字编址如此是一个地址单元有64个,按字节是8个,总容量是224*8个。所以按字编址的地址数是224*8/32个,按双字是224*8/64个,按字节是224*8/8个。因此,第一题答案是221=2M。同理,第二题答案是226*8/8=226=64M。29. 某SRAM芯片,其容量为1M8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是 D 。A20 B28 C30 D32这个题目其实就是要计算地址总线和数据总线的引脚数。既然

13、是8位宽带,那数据线引脚就要8个,1M个存储单元需要20根地址线,因为2的20次方等于1M,所以这个芯片的引脚数目至少为1+1+1+1+8+20=32电源+地+E+R/W+数据线+地址线30. 存储单元是指 B 。A存放1个二进制信息位的存储元B存放1个机器字的所有存储元集合C存放1个字节的所有存储元集合D存放2个字节的所有存储元集合31. 指令周期是指 C 。ACPU从主存取出一条指令的时间BCPU执行一条指令的时间CCPU从主存取出一条指令加上执行一条指令的时间D时钟周期时间32. 中断向量地址是 C 。A子程序入口地址B中断服务程序入口地址C中断服务程序入口地址指示器D例行程序入口地址3

14、3. 从信息流的传输速度来看, A 系统工作效率最低。A单总线 B双总线 C三总线 D多总线34. 同步控制是 C 。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令执行时间都一样的方式35. 采用DMA方式传送数据时,每传送一个数据,就要占用一个 C 的时间。A指令周期 B机器周期 C存储周期 D总线周期36. 计算机硬件能直接执行的是 C 。A符号语言 B汇编语言 C机器语言 D机器语言和汇编语言37. 运算器的核心部件是 C 。A数据总线 B数据选择器 C算术逻辑运算部件 D累加存放器38. 对于存储器主要作用,下面说法是正确 C 。A存放程序 B

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号