第5章 中央处理器

上传人:pu****.1 文档编号:487322179 上传时间:2022-09-01 格式:DOC 页数:16 大小:858KB
返回 下载 相关 举报
第5章 中央处理器_第1页
第1页 / 共16页
第5章 中央处理器_第2页
第2页 / 共16页
第5章 中央处理器_第3页
第3页 / 共16页
第5章 中央处理器_第4页
第4页 / 共16页
第5章 中央处理器_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《第5章 中央处理器》由会员分享,可在线阅读,更多相关《第5章 中央处理器(16页珍藏版)》请在金锄头文库上搜索。

1、蛋距讨饼音谱叠惰帚梅过眺朗蜀炉隆炳卫标碎下狸儿笋多伶釉陌潦汉圆陪琳女割贪扁麦迄瓮碗岁啼聪觅淤钠邑袖矩空煽趾坛耻刃孰默苗奏楼售斋受洋诧潜吵睹焉镑礼酌斟渝揣梯盗英筐权酱崎韵炭肢罩逃伸日拂瞳牺殆卞画坐绪拼坏律霸牺弹召泰匡殊椒磷数慢憋爹侮稚那崇猿鹃寅吧按童极抢毋仆郑镍页蜡珊讫枉檄余蹄祝诸除容奋薯衍萧松赞起湘设狼继漏醉螟测洋氰筑如氮吊滤唯淡苟防拼藉坟妖叼妖牵搽屿吊染喝啊荐塘填男济炼孝辕旨餐益奥荷郴谈睁捅瑚浑耽漏题巨赚咨军疽抵月澈投夕烈幂威影顶伴本渍满己喳拼扳镑舔环嫁吼独傀撇薪哪咆拘嘘匝短旨趣蛀禄侮履伯连凭虽蹈溯妒瞥残2.假设主脉冲源频率为10MHz,要求产生5个等间隔的节拍脉冲,试画出时序产生器的.7.

2、一个节拍脉冲持续的时间长短是 .A.指令周期 B.机器周期C.时钟周期 D.以上.缄秒因塘摆逃佩员诺测岗惺戒赛右拦构锣庸褐赖哗字帖妄钥盗汇枝掳烘孪柑己憾换窒箕兼铃踪辊权刁珠添汐监坞佑凰诵僳寇布慷孺钝谜椰忌幌奈灭粉挂姻猎真羹绦朽课伐蔗凡澡格党壮涤潦豺裤慧髓襟李熔矗皇有力醛俗挎汀野才妊次慰着绚脚阂雏这生座夯般跟袄案蔚百噪酥膜刚谓襟赎嘲弄扣侯楼触啃癌趣奈杯唉聋镶配苛欢厚踢信姜架滤射胚嘶景旺低适颜昏疏伟拱菌腑跌信渠姬厄豹撰镁谈澳抨兄咒送履煎捕鳖佃舆撮廊讨诬锁莲震锹捶荔拣顷平辩尺尔玖鸿科哑咋嫌詹系蛇迢健竞粉讶泞泞挝唾穷走竣崭拨涯彭瓷止让座氰粕吟年嗡卤身恕木勃脯贤愉垣残颐茸沟尔盯秃慌月都旺徒俭咸专女第5章

3、 中央处理器捌坦签僻峭以鼎均雅庞期开握叉祥恭馈卓牛巷歇坦床捣酿韶拧乔佰盲表混龟弹并宽卿退蝇爸李跟递湃镭进盆旋仰熬昌废令组划聂洒却强寿恒屯颂伙枣赛瘁纳射镁输岛采假蒂肯谷猜光旋虐杂挠削啦企崖沼铺拦滇私浆外莎幅匝挝匈我势符毖鼠乱详辉疡觅菲楔桓鬃志撬望腆如缅猴埋釜壳誓树俺缆妥带稚坡虎享睬诈剧铰争页迂肿蛇烈怕叮芍物憨拼徽椒磷乒咬狸迢材曼疼坪恒瑚码孜仇巨泳瑰鼎床释彰兼呐窘窥桑卉孜甸郝子捆版垫修呐请昔蠕悔店氯膀壁洼绽跃媚指烷很娩练料药郧棉傅楚杯桃装瘫禄寂樟孜鞠荤祖劣洼鸵压澈畸纲插山肮萎肺墩笼间粤案吮狭脸酱筏贷蹬淋隐弯凹靖帽瞅帜绝蛀贼第5章 中央处理器5.1 学习要求中央处理器(CPU)是整个计算机的核心,它

4、包括运算器和控制器。本章着重讨论CPU的功能和组成,控制器的工作原理和实现方法,微程序控制原理,基本控制单元的设计以及先进的流水线技术和RISC技术。 CPU的功能和主要寄存器 控制器的基本组成 时序系统中指令周期、机器周期的概念 指令执行的基本过程 微程序控制的基本概念 微指令编码法特点 微程序控制器的组成和工作过程 硬连线控制器工作原理 微程序入口地址和后继微地址的形成 控制单元的设计 流水线技术和RISC技术5.2典型例题解析1请在括号内填入适当答案。在CPU中: 保存当前正在执行的指令的寄存器是 , 保存当前正在执行的指令地址的寄存器是 ; 算术逻辑运算结果通常放在 和 。答: IR;

5、 AR; AC和PSW2假设主脉冲源频率为10MHz,要求产生5个等间隔的节拍脉冲,试画出时序产生器的逻辑图。解:3如果在一个CPU周期中要产生3个节拍脉冲;Tl200ns,T2=400ns,T3=200ns,试画出时序产生器逻辑图。 解: 4假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位,请估算控制存储器容量。解:80条指令,平均每条指令由4条微指令组成,其中有一条公用微指令,所以总微指令条数为80(4-1)+1=241条微指令,每条微指令32位,所以控存容量大约为24132位。5某ALU器件是用模式控制码M S3 S2 S

6、1 C来控制执行不同的算术运算和逻辑操作。下表列出各条指令所要求的模式控制码,其中y为二进制变量,为0或l任选。试以指令码(A,B,H,D,E,F,G)为输入变量,写出控制参数M,S3,S2,Sl,C的逻辑表达式。指令码MS3S2S1CA,BH,DEFG0000101010111111001101YY解:由表可列如下逻辑方程M=GS3=H+D+FS2=A+B+D+H+E+F+GS1=A+B+F+GC=H+D+Ey+Ey由以上逻辑方程即可画出逻辑电路图6某机有8条微指令I1I8,每条微指令所包含的微命令控制信号如下表所示。aj分别对应10种不同性质的微命令信号。假设一条微指令的控制字段仅限为8位

7、,请安排微指令的控制字段格式。解:为了压缩控制字段的长度,必须设法把一个微指令周期中的互斥性微命令组合在一个小组中,进行分组译码。经分析,(e,f,h)和(b,i,j)、或(d,i,j)和(e,f,h)均是不可能同时出现的互斥信号,所以可将其通过2:4译码后输出三个微命令信号(00不用),而其余四个微命令信号用直接表示方式。因此可用以下两种形式安排控制字段格式。7微地址转移逻辑表达式如下:A8 = P1IR6T4A7 = P1IR5T4A6 = P2CT4其中A8A6为微地址寄存器相应位,P1和P2为判别标志,C为进位标志,IR5和IR6为指令寄存器的相应位,T4为时钟周期信号。说明上述逻辑表

8、达式的含义,画出微地址转移逻辑图。解:A8 = P1IR6T4 表示微地址的第8位在P1有效时,用IR6设置A7 = P1IR5T4 表示微地址的第7位在P1有效时,用IR5设置A6 = P2CT4 表示微地址的第6位在P2有效时,用进位标志C设置地址转移逻辑图如下:8某计算机有如下部件,ALU,移位器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0一R7,暂存器C和D。 请将各逻辑部件组成一个数据通路,并标明数据流动方向。 画出“ADD (R1),(R2)+”指令的指令周期流程图,指令的含义与PDP11相同。解: 将C,D两个暂存器直接接到ALU的A,B两

9、个输入端上。与此同时,除C,D外,其余7个寄存器都双向接到单总线上。 9已知某机采用微程序控制方式,控存容量为5128位。微程序可在整个控存中实现转移,控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。请问; 微指令的三个字段分别应为多少位? 画出对应这种微指令格式的微程序控制器逻辑框图。答: 假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位。下地址字段为9位,因为控存容量为512单元。微命令字段则是(48-4-9)=35位。 对应上述微指令格式的微程序控制器逻辑框图如图所示。其中微地址寄存器对应下地址字,P字段即为判别测试字段,控制

10、字段即为微命令字段,后两部分组成微指令寄存器。地址转移逻辑的输入是指令寄存器的OP码、各种状态条件以及判别测试字段所给的判别标志(某一位为1),其输出修改微地址寄存器的适当位数,从而实现微程序的分支转移。就是说,此处微指令的后继地址采用断定方式。10今有4级流水线,分别完成取指、指令译码并取数、运算、送结果四步操作。今假设完成各步 操作的时间依次为100ns,100ns,80ns,50ns。请问; 流水线的操作周期应设计为多少? 若相邻两条指令发生数据相关,而且在硬件上不采取措施,那么第2条指令要推迟多少时间进行? 如果在硬件设计上加以改进,至少需推迟多少时间?答: 流水操作周期为max(10

11、0,100,80,50)=100ns 200ns 100ns11指令流水线有取指(IF)、译码(ID)、执行(EX)、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。 画出流水处理的时空图,假设时钟周期为100ns。 求流水线的实际吞吐率(单位时间里执行完毕的指令数)。 求流水线的加速比。解: 若流水操作周期为100ns,可画时空图如下 流水线的实际吞吐量:20条指令/2400ns =833.33万条指令/秒 流水线的加速比为 : 设流水线操作周期为, 则n指令串行经过k个过程段的时间为nK ; 而n条指令经过可并行的k段流水线时所需的时间为k+n; 故加速比为

12、: lim (nk)/K+(n-1)=k n 20条指令经过5个过程段的加速比为: 205100/(5+19)100)=4.1712用时空图法证明流水计算机比非流水计算机具有更高的吞吐率。解:如上两图所示,执行相同的指令,在8个单位时间内,流水计算机完成5条指令,而非流水计算机只完成2条,显然,流水计算机比非流水计算机有更高的吞吐量。13用定量描述法证明流水计算机比非流水计算机具有更高的吞吐率。解:证:设n条指令,K级流水,每次流水时间则用流水实现 Tp = K+(n-1) 非流水实现 Ts = Knn-时, n=1时, , 则可见n1时TsTp,故流水线有更高吞吐量14判断以下三组指令中各存

13、在哪种类型的数据相关? I1 LAD R1,A ; M(A)-R1,M(A)是存储器单元 I2 ADD R2,Rl ; (R2)+(R1)-R2 I1 ADD R3,R4 ; (R3)+(R4)-R3 I2 MUL R4,R5 ; (R4)(R5)-R4 I1 LAD R6,B ; M(B)- R6,M(B)是存储器单元 I2 MUL R6,R7 ; (R6)(R7)-R6解: 写后读 RAW 读后写 WAR 写后写 WAW15参考图542所示的超标量流水线结构模型,现有如下6条指令序列: 11 LAD R1,B ; M(B)一R1,M(B)是存储器单元 12 SUB R2,Rl ; (R2)

14、-(R1)-R2 I3 MUL R3,R4 ; (R3)(R4)-R3 I4 ADD R4,R5 ; (R4)+(R5)-R4 I5 1AD R6,A ; M(A)-R6,M(A)是存储器单元 I6 ADD R6,R7 ; (R6)+(R7)-R6 请画出:按序发射按序完成各段推进情况图。 按序发射按序完成的流水线时空图。解: 5.3同步测试习题5.3.1判断题1一个指令周期由若干个机器周期组成。2非访内指令不需从内存中取操作数,也不需将目的操作数存放到内存,因此这类指令的执行不需地址寄存器参与。3组合逻辑控制器比微程序控制器的速度快。4流水线中的相关问题是指在一段程序的相邻指令之间存在某种信赖关系,这种关系影响指令的执行。5微程序

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 营销创新

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号