指导书_课程复习题

上传人:cn****1 文档编号:486406268 上传时间:2024-01-06 格式:DOC 页数:13 大小:56.50KB
返回 下载 相关 举报
指导书_课程复习题_第1页
第1页 / 共13页
指导书_课程复习题_第2页
第2页 / 共13页
指导书_课程复习题_第3页
第3页 / 共13页
指导书_课程复习题_第4页
第4页 / 共13页
指导书_课程复习题_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《指导书_课程复习题》由会员分享,可在线阅读,更多相关《指导书_课程复习题(13页珍藏版)》请在金锄头文库上搜索。

1、-1. 带小数的进制转换可能涉及的是10-2,2-10,10-8,8-10等,各种带小数进制数的相互转换假设十进制数据为134.75,则其二进制数为 b选项A10000110.01选项B10000110.11选项C10010110.01选项D10110110.11假设八进制数据为135.75,则其二进制数为b 选项A1010100.111101选项B1011101.111101选项C1011100.111101选项D1111100.1011012. 进制转换综合主要是不同进制表示的数,判断它们的大小以下数中,最小的数是哪项 c 选项A(111111)2选项B(72)选项C(2F)16选项D(5

2、0) 10在下面数中最小的数为 c 选项A(101001)2选项B(52)8选项C(101001)BCD选项D(2B)163. 符号数表示主要容是计算机中原码、反码、补码等知识设有二进制数 *= 1101110,假设采用 8 位二进制数表示,则*补= d选项A11101101 选项B10010011选项C00010011选项D10010010设存放器位数为8位,机器数采用补码形式含一位符号位。对应于十进制数27,存放器为 c选项A27H选项B9BH选项CE5H选项D5AH4. 定点数表示主要涉及定点数的表示围*机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为选

3、项A+(2311)选项B(12-32)选项C+(12-31)选项D(12-31)假设定点整数 64 位,含 1 位符号位,补码表示,则所能表示的绝对值最大负数为选项A264选项B(2641)选项C263选项D(2631)定点小数反码 *反 =*0.*1 *n表示的数值围是选项A1+2-n * 12-n选项B1+2-n * <12-n选项C1+2-n * 12-n选项D1+2-n * 12-n5. 浮点数表示主要涉及浮点数的表示围设浮点数阶码为8位含1位阶符,尾数为24位含1位数符,则32位二进制补码浮点规格化数对应的十进制真值中最大负数为选项A2127(1223)选项B2129选项C212

4、8(21223)选项D2127*机器字长16位,浮点表示时,其中含1位阶符、5位阶码、1位尾符、9位尾数,则它能表示的最大浮点数是选项A23112-9选项B23112-9选项C23212-9选项D23212-96. 寻址方式系统寻址方式相关知识采用变址寻址可扩大寻址围,且选项A变址存放器容由用户确定,在程序执行过程中不可变选项B变址存放器容由操作系统确定,在程序执行过程中可变选项C变址存放器容由用户确定,在程序执行过程中可变选项D变址存放器容由操作系统确定,在程序执行过程不中可变假设存放器 R 中的数值为 200 ,主存地址为 200 和 300 的地址单元中存效的容分别是 300 和 400

5、 ,则方式下访问到的操作数为 200。选项A直接寻址 200选项B存放器间接寻址(R)选项C存储器间接寻址(200)选项D存放器寻址 R指令系统中采用不同寻址方式的目的主要是选项A实现存储程序和程序控制选项B可以直接访问外存选项C缩短指令长度,扩大寻址空间,提高编程灵活性选项D提供扩展操作码的可能并降低指令译码难度7. 时序控制指令周期是指选项ACPU从主存取出一条指令的时间选项BCPU执行一条指令的时间选项CCPU从主存取出一条指令加上执行一条指令的时间选项D时钟周期时间以下说法中,合理的是选项A执行各条指令的机器周期数一样,各机器周期的长度固定选项B执行各条指令的机器周期数一样,各机器周期

6、的长度可变选项C执行各条指令的机器周期数可变,各机器周期的长度固定选项D执行各条指令的机器周期数可变,各机器周期的长度可变存储周期是指选项A存储器的写入时间选项B存储器进展连续写操作允许的最短间隔时间选项C存储器进展连续读或写操作所允许的最短间隔时间选项D指令执行时间时序控制中的同步控制是选项A只适用于CPU控制的方式选项B只适用于外围设备控制的方式选项C由统一时序信号控制的方式选项D所有指令执行时间都一样的方式8. 运算部件以下说法中正确的选项是选项A加法指令的执行周期一定要访存选项B加法指令的执行周期一定不访存选项C指令的地址码给出存储器地址的加法指令,在执行周期一定访存选项D指令的地址码

7、给出存储器地址的加法指令,在执行周期不一定访存浮点运算器的描述中,正确的描述是选项A阶码部件可实现加、减、乘、除四种运算选项B阶码部件只进展阶码相加、相减和比拟操作选项C阶码部件只进展阶码相加、相减操作选项D尾数部件只进展乘法和除法运算以下有关运算器的描述中正确的选项是选项A只作算术运算,不作逻辑运算选项B只作加法运算选项C能暂时存放运算结果选项D以上都不正确串行运算器构造简单,其运算规律是选项A由低位到高位先行进展进位运算选项B由高位到低位先行进展借位运算选项C由低位到高位逐位运算选项D由高位到低位逐位运算9. 运算方法CPU运算方法中,原码乘法描述正确的选项是。选项A先取操作数绝对值相乘,

8、符号位单独处理选项B用原码表示操作数,然后直接相乘选项C被乘数用原码表示,乘数取绝对值,然后相乘选项D乘数用原码表示,被乘数取绝对值,然后相乘当定点运算发生溢出时,应该进展选项A向左规格化选项B向右规格化选项C发出出错信息选项D舍入处理在补码运算方法中,将补码00.1010右移一位的结果为选项A01.0100选项B00.0100选项C11.0100选项D00.0101在浮点机中,判断原码规格化形式的原则是选项A尾数的符号位与第一数位不同选项B尾数的第一数位为1,数符任意选项C尾数的符号位与第一数位一样选项D阶符与数符不同计算机系统中采用补码运算的目的是为了选项A与手工运算方式保持一致选项B提高

9、运算速度选项C简化计算机的设计选项D提高运算的精度在用比拟法进展补码一位乘法时,假设相邻两位乘数YiYi+1为11时,则下一步操作是选项A原局部积直接右移一位选项B原局部积+*补,右移一位选项C原局部积+-*补,右移一位选项D原局部积+Y补,右移一位下面有关定点补码乘法器的描述中,正确的选项是选项A被乘数的符号和乘数的符号都参加运算选项B乘数存放器必须具有右移功能,并增设一位附加位,其初态为“1选项C乘数使用双符号位选项D用计数器控制乘法次数,假设乘数尾数为n位,当计数器计到n+1时初始为0完成乘法运算并移位10. 溢出判断CPU运算方法中,运算结果发生溢出的特征是选项A两操作数的符号位不一样

10、选项B两操作数的符号位一样,并与运算结果的符号位一样选项C两操作数的符号位一样,并与运算结果的符号位不一样选项D以上都不正确假设采用双符号位补码运算,运算结果的符号位为01,则选项A产生了负溢出下溢选项B产生了正溢出上溢选项C结果正确,为正数选项D结果正确,为负数在定点数运算中产生溢出的原因是选项A运算过程中最高位产生了进位或借位选项B参加运算的操作数超过了机器的表示围选项C运算的结果的操作数超过了机器的表示围选项D存放器的位数太少,不得不舍弃最低有效位11. 控制器原理微程序控制器中,机器指令与微指令的关系是选项A每一条机器指令由一条微指令执行选项B每一条机器指令由一段用微指令编成的微程序来

11、解释执行选项C一段机器指令组成的程序可由一条微指令来执行选项D一条微指令由假设干条机器指令组成为确定下一条微指令的地址,通常采用断定方式,其根本思想是选项A用程序计数器PC来产生后继微指令地址选项B用微程序计数器PC来产生后继微指令地址选项C通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址选项D通过指令中指定一个专门字段来控制产生后继微指令地址下面周期中与微指令的执行周期对应的是选项A指令周期选项B机器周期选项C节拍周期选项D时钟周期为确定下一条微指令的地址,通常采用断定方式,其根本思想是选项A用程序计数器PC来产生后继微指令地址选项B用微程序计数器PC来产生后

12、继微指令地址选项C通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址选项D通过指令中指定一个专门字段来控制产生后继微指令地址12. 存储芯片构造*一RAM芯片,其容量为512K8位,该芯片引出线的最小数目应为选项A23选项B25选项C50选项D29*按字节编址的SRAM芯片,其容量为1M8位,连同电源和接地端、控制端有E和R/W,该芯片的管脚引出线数目是选项A20选项B28选项C30选项D32*一RAM芯片,其容量为10248位,电源端和接地端,连同片选和读/写信号该芯片引出腿的最小数目为选项A22选项B20选项C17选项D1913. 寻址围*机字长32位,存储容

13、量1MB,假设按字编址,它的寻址围是选项A1M选项B512KB选项C56K选项D256K现有一模型机系统的地址总线条数为13条,则其理论寻址围是选项A0 0000 0000 0000 1 1111 1111 1111选项B0 0000 0000 0000 0 1111 1111 1111选项C0 FFFH选项D128K*机主存容量为4M16位,且存储字长等于指令字长,假设该机指令系统可完成108种操作,操作码位数固定,且具有4种不同的寻址方式,则单操作数指令中直接寻址方式的寻址围为选项A256K选项B8M选项C128选项D4M14. 存储器设计有一个16K16的存储器,由1K8位的DRAM芯片构成,则需要多少片芯片选项A16选项B64选项C32选项D128地址线A15A0低,假设选取用16K1存储芯片构成64KB存储器则应由地址码译码产生片选信号。选项AA15和A14选项BA15选项CA15、A14、A13选项DA14设CPU有16条地址线,8条数据线,0 8191为系统程序区,8192 32767为用户程序区域,可用芯片为RAM2KB,8KB,32KB和ROM1K4位,16K1位,4K4位,2KB,8KB,则下面描述正确的选

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号