应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目

上传人:枫** 文档编号:486167638 上传时间:2023-09-01 格式:DOC 页数:6 大小:69KB
返回 下载 相关 举报
应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目_第1页
第1页 / 共6页
应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目_第2页
第2页 / 共6页
应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目_第3页
第3页 / 共6页
应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目_第4页
第4页 / 共6页
应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目》由会员分享,可在线阅读,更多相关《应聘硬件工程师或研发类工作资料集锦硬件工程师电子工程师嵌入式工程师单片机笔试题目面试题目(6页珍藏版)》请在金锄头文库上搜索。

1、模拟电路(基本概念和知识总揽)1、基本放大电路种类 (电压放大器,电流放大器,互导放大器和互阻放大器) ,优缺点,特 别是广泛采用差分结构的原因。2、负反馈种类 (电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈) ;负反 馈 的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线 性失真,有效地扩展放大器的通频带,自动调节作用)3、基尔霍夫定理的内容是什么? 基尔霍夫定律包括电流定律和电压定律。电流定律 :在集总电路中, 任何时刻, 对任一节点, 所有流出节点的支路电流代数和恒等于 零。 电压定律 :在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等

2、于零。4、描述反馈电路的概念,列举他们的应用?反 馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型 有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点 :降低放大器的增益灵敏度, 改变输入电阻和输出电阻, 改善放大器的线性和 非线性失真,有效地扩展放大器的通频带,自动调节作用。电压(流)负反馈的特点 :电路的输出电压(流)趋向于维持恒定。5、有源滤波器和无源滤波器的区别?无源滤波器 :这种电路主要有无源元件 R 、 L 和 C 组成有源滤波器 :集成运放和 R、C 组成,具有不用电感、体积小、重量轻等优点。 集成运放的开环电压增益和输入阻抗

3、均很高, 输出电阻小, 构成有源滤波电路后还具有一定 的电压放大和缓冲作用。 但集成运放带宽有限, 所以目前的有源滤波电路的工作频率难以做 得很高。6、基本放大电路的种类及优缺点,广泛采用差分结构的原因。 答:基本放大电路按其接法的不同可以分为共发射极放大电路、 共基极放大电路和共集电极 放大电路,简称共基、共射、共集放大电路。共射放大电路既能放大电流又能放大电压, 输入电阻在三种电路中居中, 输出电阻较大, 频 带较窄。常做为低频电压放大电路的单元电路。共基放大电路只能放大电压不能放大电流, 输入电阻小, 电压放大倍数和输出电阻与共射放 大电路相当,频率特性是三种接法中最好的电路。常用于宽频

4、带放大电路。共集放大电路只能放大电流不能放大电压, 是三种接法中输入电阻最大、 输出电阻最小的电 路,并具有电压跟随的特点。 常用于电压放大电路的输入级和输出级, 在功率放大电路中也 常采用射极输出的形式。广泛采用差分结构的原因是差分结构可以抑制温度漂移现象。? 7、二极管主要用于限幅,整流,钳位? 判断二极管是否正向导通:1先假设二极管截止,求其阳极和阴极电位;2 若阳极阴极电位差UD,则其正向导通;3. 若电路有多个二极管, 阳极和阴极电位差最大的二极管优先导通;其导通后,其阳极阴极电位差被钳制在正向导通电压(0.7V或0 . 3 V );再判断其它二极管.例 1】 下图中,已知 Va=3

5、V , Vb=0V , Da、DbYR为锗管,求输出端Y的电位,并说明每个二极管的作用。Db解:Da优先导通,则Vy=3 O3=2.7VDa导通后,Db因反偏而截 止,起隔离作用,Da起钳位 作用,将Y端的电位钳制在 +2.7V。补充:检验三极管时应具备的一些基本知识O CTSI PN 叩(1)根据三极管正常放大的工作条件,工作在放大区的 三极管,三个电极的电位有如下关系:OC3_KvcvbveOc(2)不同材料的三极管,正常工作在放大区时,发射结的 压降不同。硅管:|0.7F错管:P恥卜0.3卩数字电路(基本概念和知识总揽)1、数字信号:指的是在时间上和数值上都是离散的信号;即信号在时间上不

6、连续,总是发 生在一序列离散的瞬间;在数值上量化,只能按有限多个增量或阶梯取值。 (模拟信号:指 在时间上和数值上都是连续的信号。 )2、数字电路主要研究电路输入、输出状态之间的相互关系,即逻辑关系。分析和设计数字 电路的数学工具是逻辑代数,由英国数学家布尔 1849 年提出,因此也称布尔代数。3、逻辑代数有三种最基本的运算:与、或、非。基本逻辑的简单组合称为复合逻辑。4、逻辑代数三个基本规则:代入规则、反演规则和对偶规则。5、化简电路是为了降低系统的成本,提高电路的可靠性, 以便使用最少集成电路实现功能。6、把若干个有源器件和无源器件及其导线,按照一定的功能要求制作在同一块半导体芯片 上,这

7、样的产品叫集成电路。 最简单的数字集成电路就是集成逻辑门, 以基本逻辑门为基础, 可构成各种功能的组合逻辑电路和时序逻辑电路。7、TTL 门电路:是目前双极型数字集成电路使用最多的一种,由于输入端和输出端的结构 形成都采用了半导体三极管,所以也称晶体管 - 晶体管逻辑门电路。 TTL 与非门是 TTL 门电 路的基本单元。最常用的集成逻辑门电路 TTL 门和 CMOS 门。问题集锦1、同步电路和异步电路的区别是什么?同步电路: 存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源, 因而所有触发器的 状态的变化都与所加的时钟脉冲信号同步。异步电路: 电路没有统一的时钟, 有些触发器的时钟输入端

8、与时钟脉冲源相连, 这有这些触 发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。2、什么是 线与 逻辑,要实现它,在硬件特性上有什么具体要求? 将两个门电路的输出端并联以实现与逻辑的功能成为线与。在硬件上,要用 OC 门来实现,同时在输出端口加一个上拉电阻。由于不用 OC 门可能使灌电流过大,而烧坏逻辑门。3、解释 setup 和 hold time violation ,画图说明,并说明解决办法。Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的 时钟信号上升沿到来以前, 数据稳定不变的时间。 输入信号应提前时钟上升沿

9、(如上升沿有 效)T时间到达芯片,这个 T就是建立时间-Setup time.如不满足setup time,这个数据就不能 被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。建立时间(Setup Time)和保持时间(Hold time )。建立时间是指在时钟边沿前,数据信号需要 保持不变的时间。 保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。 如果数据信 号在时钟沿触发前后持续的时间均超过建立和保持时间, 那么超过量就分别被称为建立时间 裕量和保持

10、时间裕量。4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中, 由于门的输入信号通路中经过了不同的延时, 导致到达该门的时间不一致叫 竞争。产生毛刺叫冒险。判断方法:代数法、图形法(是否有相切的卡诺圈)、表格法(真值表) 。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项;二是在芯片外部加电容;三是加入选通信号。5、名词:SRAM、SSRAM、SDRAM : ( SRAM :静态 RAM ; DRAM :动态 RAM ; SSRAM :Synchronous Static Random Access Memory同步静态随机访问存储器。它的

11、一种类型的 SRAM。SSRAM的所有访问都在时钟的上升 /下降沿启动。地址、数据输入和其它控制信号 均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。SDRAM : Synchronous DRAM同步动态随机存储器6、 FPGA和ASIC的概念,他们的区别。(未知)答案:FPGA是可编程 ASIC。ASIC:专用集成电路,它是面向专门用途的电路,专门为一 个用户设计和制造的。根据一个用户的特定要求,能以低研制成本, 短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(Applicatio n Specific IC)相

12、比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时 在线检验等优点。7、单片机上电后没有运转,首先要检查什么?a、首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是 否是电源电压,例如常用的 5V。b、接下来就是检查复位引脚电压是否正常。分别测量按下 复位按钮和放开复位按钮的电压值,看是否正确。c、然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形;经过上面几点的检查, 一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有

13、滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。8、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。9、 你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V ; TTL和CMOS不可以直接互连,由于 TTL是在0.3-3.6V 之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。 TTL 接到CMOS需要在输出端口加一上拉电阻接到 5V或者12V。10、 如何解决亚稳态。(飞

14、利浦大唐笔试)答:亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在亚稳态期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。解决方法主要有:(1)降低系统时钟;(2)用反应更快的 FF; (3)引入同步机制,防止亚稳态传播;(4)改善时钟质量,用边沿变化快速的时钟信号;(5)使用工艺好、时钟周期裕量大的器件。11、锁存器、触发器、寄存器三者的区别。触发器:能够存储一位二值信号的基本单元电路统称为“触发器”。锁存器:

15、一位触发器只能传送或存储一位数据, 而在实际工作中往往希望一次传送或存 储多位数据。为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据。这样所构成的能一次传送或存储多位数据的电路就称为“锁存器”。寄存器:在实际的数字系统中, 通常把能够用来存储一组二进制代码的同步时序逻辑电路称为寄存器。由于触发器内有记忆功能,因此利用触发器可以方便地构成寄存器。由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储 n位二进制码的寄存器。区别:从寄存数据的角度来年, 寄存器和锁存器的功能是相同的,它们的区别在于寄存器是同步时钟控制,而锁存器是电位信号控制。可见,寄存器和锁存器具有不同的应用场合,取决于控制方式以及控制信号和数据信号之间的时间关系:若数据信号有效一定滞后于控制信号有效,则只能使用锁存器;若数据信号提前于控制信号到达并且要求同步操作,则可用寄存器来存放数据。综合类问题考查1、 二极管的导通时的压降。答:0.7V。2、 三极管的工作条件。答:B极(基极)在有一定的电压时,发射极电压应该在 0.3V以上。3、 TTL电平的电压值。答:5V上下浮动10%,即4

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号