计算机组成1原理模拟题1

上传人:工**** 文档编号:486158253 上传时间:2022-08-12 格式:DOC 页数:12 大小:74.50KB
返回 下载 相关 举报
计算机组成1原理模拟题1_第1页
第1页 / 共12页
计算机组成1原理模拟题1_第2页
第2页 / 共12页
计算机组成1原理模拟题1_第3页
第3页 / 共12页
计算机组成1原理模拟题1_第4页
第4页 / 共12页
计算机组成1原理模拟题1_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《计算机组成1原理模拟题1》由会员分享,可在线阅读,更多相关《计算机组成1原理模拟题1(12页珍藏版)》请在金锄头文库上搜索。

1、计算机构成原理模拟题 单选题1.RT的辨别率为11024像素,像素的颜色数为2,则刷新存储器的容量为( B )。A. 5KB B.1B C. 256KB D. 2B2.( D )表达法重要用于表达浮点数中的阶码。 A. 原码 . 补码.反码D.移码3.超级计算机最高运算速度达到( B )次。 . 00亿次 B.000亿次C500亿次D.10000亿次.5英寸软盘记录方式采用( C )。. 单面双密度B. 双面双密度C. 双面高密度D 双面单密度50年代,为了发挥 的效率,提出了 技术,从而发展了操作系统,通过它对 进行管理和调度。( C ) . 计算机 操作系统 计算机 . 计算 并行 算法

2、C. 硬件设备 多道程序 硬软资源D. 硬件设备 晶体管 计算机6CDR光盘的原则播放时间为0分钟。在计算模式1状况下,光盘的存储容量为( B )。 A. 60M B. 57M C. 30MB D 30M.CDOM光盘是 型光盘,可用做计算机的 存储器和数字化多媒体设备。( B ) A重写,内 B. 只读,外 C. 一次, 外D.多次, 内CPU响应中断时,进入“中断周期”,采用硬件措施保护并更新程序计数器PC内容,而不是由软件完毕,重要是为了( A )。 A能进入中断解决程序,并能对的返回源程序 B.节省主存空间 C 提高解决机速度 D易于编制中断解决程序9.CU重要涉及( B )。 A.

3、控制器B 控制器、运算器、cche . 运算器和主存 D. 控制器、LU和主存10EPROM是指( )。 A. 读写存储器 B只读存储器 C.闪速存储器 D光擦除可编程只读存储器11.变址寻址方式中,操作数的有效地址等于( C )。 基值寄存器内容加上形式地址(位移量) B堆栈批示器内容加上形式地址(位移量)C. 变址寄存器内容加上形式地址(位移量) D. 程序记数器内容加上形式地址(位移量)12.采用串行接口进行七位ASC码传送,带有一位奇偶校验位为1位起始位和1位停止位,当波特率为00波特时,字符传送速率为( A )。 A.90 B. 873 . 131 D.48013.采用虚拟存贮器的重

4、要目的是( )。 A. 提高主存贮器的存取速度 B.扩大主存贮器的存贮空间,并能进行自动管理和调度 提高外存贮器的存取速度 D. 扩大外存贮器的存贮空间1.操作控制器的功能是( )。 产生时序信号 .从主存取出一条指令 C. 完毕指令操作的译码 . 从主存取出指令,完毕指令操作码译码,并产生有关的操作控制信号,以解释执行该指令15.常用的虚拟存储系统由( )两级存储器构成,其中辅存是大容量的磁表石存储器。 A cache主存 B. 主存辅存 .che辅存D.通用寄存器主存16定点字长的字,采用2的补码表达时,一种字所能表达的整数范畴是( A )。A12 +27 . 17 +17 C. 129

5、+28 D 2 817堆栈寻址方式中,设A为通用寄存器,SP为堆栈批示器,MSP为批示器的栈顶单元,如果操作的动作是:()MSP,(S)- 1 SP,那么出栈的动作应是(B )。 A. (MSP)A, (SP) + 1SP B.(S) + P ,(MSP)C(S) - 1SP,(MSP) D(MP)A,(SP)118.对计算机的产生有重要影响的是:( B )。A. 牛顿、维纳、图灵 B 莱布尼兹、布尔、图灵. 巴贝奇、维纳、麦克斯韦 D. 莱布尼兹、布尔、克雷19.多总线构造的计算机系统,采用( )措施,对提高系统的吞吐率最有效。 A.多口存贮器 B. 提高主存的速度 C 交叉编址多模块存贮器

6、 高速缓冲存贮器20.冯诺依曼机工作的基本方式的特点是( B )。A. 多指令流单数据流 B. 按地址访问并顺序执行指令 .堆栈操作 D. 存贮器按内容选择地址21交叉存贮器实质上是一种 存贮器,它能 执行 独立的读写操作。( A )A模块式,并行,多种B. 模块式,串行,多种C 整体式,并行,一种D. 整体式,串行,多种2.具有自同步能力的记录方式是( C )。 A. RZ0 B.NZ1C MD.MF.流水CP 是由一系列叫做“段”的解决线路所构成,和具有个并行部件的CPU相比,一种m段流水PU( )。A. 具有同等水平的吞吐能力 B. 不具有同等水平的吞吐能力 C. 吞吐能力不小于前者的吞

7、吐能力D. 吞吐能力不不小于前者的吞吐能力2.六七十年代,在美国的 州,浮现了一种地名叫硅谷。该地重要工业是 它也是 的发源地。(D ) 马萨诸塞 ,硅矿产地,通用计算机B. 加利福尼亚,微电子工业,通用计算机C. 加利福尼亚,硅生产基地,小型计算机和微解决机 D. 加利福尼亚,微电子工业,微解决机25.没有外存贮器的计算机监控程序可以寄存在( B )。A RM OM C RAM 和 RO PU6描述现代流行总线构造中基本概念不对的的句子是( A )。 . 现代流行总线的构造不是原则总线 B. 现代总线构造中,U和它私有的ah一起作为一种模块与总线相连 .系统中只容许有一种这样的CPU模块7某

8、SRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线数目为( )。A 8, 51B. , C. 18,8D. 19, 82.某机字长3位,存储容量6MB,若按字编址,它的寻址范畴是( C)。A08MB. 06BC. 06. 08M2.某机字长2位,其中1位符号位,3位表达尾数。若用定点整数表达,则最大正整数是( )。 A. 23 . 229 1D. 23230某计算机字长6位,它的存贮容量是,若按字编址,那么它的寻址范畴是( B )。 A. 064K. 032K C. 064KB D. 32KB3.通道程序是由( B )构成。 . I/O指令B. 通道指令(通道控制字)C.通道状态字

9、3.通道对CPU的祈求形式是( B )。 A. 自陷 B 中断 C. 通道命令. 跳转指令33.同步传播之因此比异步传播具有较高的传播频率是由于同步传播( B)。 . 不需要应答信号 B. 总线长度较短 C. 用一种公共时钟信号进行同步 . 各部件存取时间较为接近34同步控制是( C )。 A 只合用于CPU控制的方式 B. 只合用于外围设备控制的方式C 由统一时序信号控制的方式 . 所有指令执行时间都相似的方式35完整的计算机应涉及( )。A. 运算器、存储器、控制器 外部设备和主机 C 主机和实用程序 D. 配套的硬件设备和软件系统3微程序控制器中,机器指令与微指令的关系是( B )。 A

10、每一条机器指令由一条微指令来执行 B. 每一条机器指令由一段微指令编写的微程序来解释执行 .每一条机器指令构成的程序可由一条微指令来执行. 一条微指令由若干条机器指令构成3.为了便于实现多级中断,保存现场信息最有效的措施是采用( )。A. 通用寄存器. 堆栈C. 存储器 D.外存38.为了使设备相对独立,磁盘控制器的功能所有转移到设备中,主机与设备间采用( A )接口。 A. SCI B.专用 . EDI D. RSC39.为拟定下一条微指令的地址,一般采用断定方式,其基本思想是( C )。 A. 用程序计数器P来产生后继微指令地址B. 用微程序计数器C来产生后继微指令地址C. 通过微指令顺序

11、控制字段由设计者指定或由设计者指定的鉴别字段控制产生后继微指令地址 D.通过指令中指定一种专门字段来控制产生后继微指令地址.位操作类指令的功能是( C )。A. 对CP内部通用寄存器或主存某一单元任一位进行状态检测(或1) B 对P内部通用寄存器或主存某一单元任一位进行状态强置(0或1) . 对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置 D.进行移位操作41.下列数中最大的数为( )。 A. (001101)2 B.(27)8 (96)8D. (4)4.下述I/O控制方式中,(B)重要由程序实现。A. PU方式 B. 中断方式 C. MA方式 D. 通道方式43.现代计算机内部

12、一般采用二进制形式,国内历史上的 即反映了二值逻辑的思想,它最早记载在 上,距今以有约 千年。( ) A. 八卦图、论衡、二 B. 算筹、周脾算经、二. 算筹、九章算术、一 D. 八卦图、周易、三44相联存贮器是按( )进行寻址的存贮器。 A. 地址方式 B. 堆栈方式 C. 内容指定方式 D. 地址方式与堆栈方式5.一种8位的二进制整数,若采用补码表达,且由3个“1”和5个“0”构成,则最小值为( C )。 A. -12 2C.15 . 36.在单级中断系统中,P一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其她中断源产生另一次中断进行干扰。. 中断容许 B. 中断祈求 C.中断屏蔽 D.中断保护47在定点二进制运算其中,减法运算一般通过( D)来实现 A原码运算的二进制减法器 B补码运算的二进制减法器 C补码运算的十进制加法器 D. 补码运算的二进制加法器48在定点运算器中,无论采用双符号位还是单符号位,必须有 ,它一般用 实现。( ) A.译码电路 与非门 B. 编码电路 或非门C 溢出判断电路 异或门D. 移位电路 与或非门49在多级存储体系中,“cache主存”构造的作用是解决( D )的问题。 . 主存容量局限性 B 主存与辅存速度不匹配 C辅存与CP速度不匹配

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号