ARM程序设计的基本概念

上传人:桔**** 文档编号:485361024 上传时间:2023-09-13 格式:DOCX 页数:32 大小:42.92KB
返回 下载 相关 举报
ARM程序设计的基本概念_第1页
第1页 / 共32页
ARM程序设计的基本概念_第2页
第2页 / 共32页
ARM程序设计的基本概念_第3页
第3页 / 共32页
ARM程序设计的基本概念_第4页
第4页 / 共32页
ARM程序设计的基本概念_第5页
第5页 / 共32页
点击查看更多>>
资源描述

《ARM程序设计的基本概念》由会员分享,可在线阅读,更多相关《ARM程序设计的基本概念(32页珍藏版)》请在金锄头文库上搜索。

1、学习ARM编程的同学注意了 辺ARM编译器一般都支持汇编语言的程序设计和C/C+语言的程序设计,以及两者的混 合编程。本章介绍ARM程序设计的一些基本概念,如ARM汇编语言的伪指令、汇编 语言的语句格式和汇编语言的程序结构等,同时介绍C/C+和汇编语言的混合编程等 问题。本章的主要内容:-ARM编译器所支持的伪指令-汇编语言的语句格式-汇编语言的程序结构相关的程序示例4.1 ARM汇编器所支持的伪指令在ARM汇编语言程序里,有一些特殊指令助记符,这些助记符与指令系统的助记符 不同,没有相对应的操作码,通常称这些特殊指令助记符为伪指令,他们所完成的操作 称为伪操作。伪指令在源程序中的作用是为完成

2、汇编程序作各种准备工作的,这些伪指 令仅在汇编过程中起作用,一旦汇编结束,伪指令的使命就完成。在ARM的汇编程序中,有如下几种伪指令:符号定义伪指令、数据定义伪指令、汇 编控制伪指令、宏指令以及其他伪指令。411符号定义(Symbol Definition)伪指令符号定义伪指令用于定义ARM汇编程序中的变量、对变量赋值以及定义寄存器的别 名等操作。常见的符号定义伪指令有如下几种:用于定义全局变量的GBLA、GBLL和GBLS。用于定义局部变量的LCLA、LCLL和LCLS。用于对变量赋值的SETA、SETL、SETS。为通用寄存器列表定义名称的RLIST。1、GBLA、GBLL 和 GBLS语

3、法格式:GBLA (GBLL或GBLS)全局变量名GBLA、GBLL和GBLS伪指令用于定义一个ARM程序中的全局变量,并将其初始化。 其中:GBLA伪指令用于定义一个全局的数字变量,并初始化为0;GBLL伪指令用于定义一个全局的逻辑变量,并初始化为F (假);GBLS伪指令用于定义一个全局的字符串变量,并初始化为空; 由于以上三条伪指令用于定义全局变量,因此在整个程序范围内变量名必须唯一。使用示例:GBLA Testi ;定义一个全局的数字变量,变量名为TestiTesti SETA Oxaa ;将该变量赋值为OxaaGBLL Test2 ;定义一个全局的逻辑变量,变量名为Test2Test

4、2 SETL TRUE;将该变量赋值为真GBLS Test3 ;定义一个全局的字符串变量,变量名为Test3Test3 SETS “Testing” ;将该变量赋值为“Testing”2、LCLA、LCLL 和 LCLS语法格式:LCLA(LCLL或LCLS)局部变量名LCLA、LCLL和LCLS伪指令用于定义一个ARM程序中的局部变量,并将其初始化。 其中:LCLA伪指令用于定义一个局部的数字变量,并初始化为0;LCLL伪指令用于定义一个局部的逻辑变量,并初始化为F (假);LCLS伪指令用于定义一个局部的字符串变量,并初始化为空;以上三条伪指令用于声明局部变量,在其作用范围内变量名必须唯一

5、。使用示例:LCLA Test4 ;声明一个局部的数字变量,变量名为Test4Test3 SETA Oxaa ;将该变量赋值为OxaaLCLL Test5 ;声明一个局部的逻辑变量,变量名为Test5Test4 SETL TRUE;将该变量赋值为真LCLS Test6 ;定义一个局部的字符串变量,变量名为Test6Test6 SETS “Testing” ;将该变量赋值为“Testing”3、SETA、SETL 和 SETS语法格式:变量名SETA(SETL或SETS)表达式伪指令SETA、SETL、SETS用于给一个已经定义的全局变量或局部变量赋值。SETA伪指令用于给一个数学变量赋值;SE

6、TL伪指令用于给一个逻辑变量赋值;SETS伪指令用于给一个字符串变量赋值;其中,变量名为已经定义过的全局变量或局部变量,表达式为将要赋给变量的值。使用示例:LCLA Test3 ;声明一个局部的数字变量,变量名为Test3Test3 SETA Oxaa ;将该变量赋值为OxaaLCLL Test4 ;声明一个局部的逻辑变量,变量名为Test4Test4 SETL TRUE;将该变量赋值为真4、RLIST语法格式:名称rlist 寄存器列表RLIST伪指令可用于对一个通用寄存器列表定义名称,使用该伪指令定义的名称可在 ARM指令LDM/STM中使用。在LDM/STM指令中,列表中的寄存器访问次序

7、为根据 寄存器的编号由低到咼,而与列表中的寄存器排列次序无关。使用示例:RegList RLIST R0-R5 R8, R10;将寄存器列表名称定义为RegList,可在ARM 指令LDM/STM中通过该名称访问寄存器列表。412数据定义(Data Definition)伪指令数据定义伪指令一般用于为特定的数据分配存储单元,同时可完成已分配存储单元的初 始化。常见的数据定义伪指令有如下几种:DCB用于分配一片连续的字节存储单元并用指定的数据初始化。DCW (DCWU)用于分配一片连续的半字存储单元并用指定的数据初始化。DCD (DCDU)用于分配一片连续的字存储单元并用指定的数据初始化。DCF

8、D (DCFDU)用于为双精度的浮点数分配一片连续的字存储单元并用指定的数 据初始化。DCFS (DCFSU)用于为单精度的浮点数分配一片连续的字存储单元并用指定的数 据初始化。DCQ(DCQU)用于分配一片以8字节为单位的连续的存储单元并用指定的数据初 始化。SPACE用于分配一片连续的存储单元MAP用于定义一个结构化的内存表首地址FIELD用于定义一个结构化的内存表的数据域1、DCB语法格式:标号DCB表达式DCB伪指令用于分配一片连续的字节存储单元并用伪指令中指定的表达式初始化。其 中,表达式可以为0255的数字或字符串。DCB也可用“=代替。使用示例:Str DCB “This is

9、a test! ;分配一片连续的字节存储单元并初始化。2、DCW (或 DCWU)语法格式:标号DCW (或DCWU)表达式DCW (或DCWU)伪指令用于分配一片连续的半字存储单元并用伪指令中指定的表达 式初始化。其中,表达式可以为程序标号或数字表达式。用DCW分配的字存储单元是半字对齐的,而用DCWU分配的字存储单元并不严格半 字对齐。使用示例:DataTest DCW 1, 2,3 ;分配一片连续的半字存储单元并初始化。3、DCD (或 DCDU)语法格式:标号DCD (或DCDU)表达式DCD (或DCDU)伪指令用于分配一片连续的字存储单元并用伪指令中指定的表达式 初始化。其中,表达

10、式可以为程序标号或数字表达式。DCD也可用“&代替。用DCD分配的字存储单元是字对齐的,而用DCDU分配的字存储单元并不严格字对齐。使用示例:DataTest DCD 4,5, 6 ;分配一片连续的字存储单元并初始化。4、DCFD (或DCFDU) 语法格式: 标号DCFD (或DCFDU) 表达式DCFD (或DCFDU)伪指令用于为双精度的浮点数分配一片连续的字存储单元并用伪 指令中指定的表达式初始化。每个双精度的浮点数占据两个字单元。用DCFD分配的字存储单元是字对齐的,而用DCFDU分配的字存储单元并不严格字 对齐。使用示例:FDataTest DCFD 2E115, -5E7 ;分配

11、一片连续的字存储单元并初始化为指定的双 精度数。5、DCFS (或 DCFSU)语法格式:标号DCFS (或DCFSU)表达式DCFS (或DCFSU)伪指令用于为单精度的浮点数分配一片连续的字存储单元并用伪 指令中指定的表达式初始化。每个单精度的浮点数占据一个字单元。用DCFS分配的字存储单元是字对齐的,而用DCFSU分配的字存储单元并不严格字对 齐。使用示例:FDataTest DCFS 2E5, -5E-7 ;分配一片连续的字存储单元并初始化为指定的单 精度数。6、DCQ(或 DCQU)语法格式:标号DCQ (或DCQU)表达式DCQ (或DCQU)伪指令用于分配一片以8个字节为单位的连

12、续存储区域并用伪指令 中指定的表达式初始化。用DCQ分配的存储单元是字对齐的,而用DCQU分配的存储单元并不严格字对齐。使用示例:DataTest DCQ 100 ;分配一片连续的存储单元并初始化为指定的值。7、SPACE语法格式:标号SPACE表达式SPACE伪指令用于分配一片连续的存储区域并初始化为0。其中,表达式为要分配的 字节数。SPACE也可用“代替。使用示例:DataSpace SPACE 100 ;分配连续100字节的存储单元并初始化为0。8、MAP语法格式:MAP表达式,基址寄存器MAP伪指令用于定义一个结构化的内存表的首地址。MAP也可用“八代替。表达式可以为程序中的标号或数

13、学表达式,基址寄存器为可选项,当基址寄存器选项不 存在时,表达式的值即为内存表的首地址,当该选项存在时,内存表的首地址为表达式 的值与基址寄存器的和。MAP伪指令通常与FIELD伪指令配合使用来定义结构化的内存表。使用示例:MAP 0x100, R0 ;定义结构化内存表首地址的值为0X100 + R0。9、FILED语法格式:标号FIELD表达式FIELD伪指令用于定义一个结构化内存表中的数据域。FILED也可用“#代替。表达式的值为当前数据域在内存表中所占的字节数。FIELD伪指令常与MAP伪指令配合使用来定义结构化的内存表。MAP伪指令定义内存 表的首地址,FIELD伪指令定义内存表中的各

14、个数据域,并可以为每个数据域指定一个 标号供其他的指令引用。注意MAP和FIELD伪指令仅用于定义数据结构,并不实际分配存储单元。使用示例:MAP 0x100 ;定义结构化内存表首地址的值为0x100。A FIELD 16 ;定义A的长度为16字节,位置为0x100B FIELD 32 ;定义B的长度为32字节,位置为0x110S FIELD 256 ;定义S的长度为256字节,位置为0x130413汇编控制(Assembly Control)伪指令汇编控制伪指令用于控制汇编程序的执行流程,常用的汇编控制伪指令包括以下几条:一 IF、ELSE、ENDIF一 WHILE、WEND一 MACRO、

15、 MEND一 MEXIT1、IF、ELSE、ENDIF语法格式:IF逻辑表达式指令序列1ELSE指令序列2ENDIFIF、ELSE、ENDIF伪指令能根据条件的成立与否决定是否执行某个指令序列。当IF 后面的逻辑表达式为真,则执行指令序列1,否则执行指令序列2。其中,ELSE及指 令序列2可以没有,此时,当IF后面的逻辑表达式为真,则执行指令序列1,否则继 续执行后面的指令。IF、ELSE、ENDIF伪指令可以嵌套使用。使用示例:GBLL Test ;声明一个全局的逻辑变量,变量名为TestIF Test = TRUE指令序列1ELSE指令序列2ENDIF2、WHILE、WEND语法格式:WHILE逻辑表达式指令序列WENDWHILE、WEND伪指令能根据条件的成立与否决定是否循环执行某个指令序列。当 WHILE后面的逻辑表达式为真,则执行指令序列,该指令序列执行完毕后,再判断逻 辑表达式的值,若为真则继续执行,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号