电子技术基础作业题10

上传人:M****1 文档编号:479138551 上传时间:2023-05-13 格式:DOC 页数:5 大小:152KB
返回 下载 相关 举报
电子技术基础作业题10_第1页
第1页 / 共5页
电子技术基础作业题10_第2页
第2页 / 共5页
电子技术基础作业题10_第3页
第3页 / 共5页
电子技术基础作业题10_第4页
第4页 / 共5页
电子技术基础作业题10_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《电子技术基础作业题10》由会员分享,可在线阅读,更多相关《电子技术基础作业题10(5页珍藏版)》请在金锄头文库上搜索。

1、电子技术基础作业题10网络收集 仅供参考 没有讲过的内容可以不做。一、填空题:(每空0.5分,共33分)1时序逻辑电路按各位触发器接受 _时钟脉冲控制_信号的不同,可分为_同_步时序逻 辑电路和_异_步时序逻辑电路两大类。在 _异_步时序逻辑电路中,各位触发器无统一的 _时 钟脉冲控制信号,输出状态的变化通常不是 _同一时刻发生的。2、根据已知的_逻辑电路_,找出电路的输入一和其现态及_输出一之间的关系,最后总结出电路逻辑_功能一的一系列步骤,称为时序逻辑电路的分析_。3、 当时序逻辑电路的触发器位数为n,电路状态按_二进制一数的自然态序循环,经历 的独立状态为2n个,这时,我们称此类电路为

2、_二进制一计数器。二进制一计数器除了按一同 步_、_异步_分类外,按计数的_加减一规律还可分为_加_计数器、减 计数器和_可逆一计数 器。4、 在_十进制一计数器中,要表示一位十进制数时,至少要用_四_位触发器才能实现。 十进制计数电路中最常采用的是 _8421_ BCD代码来表示一位十进制数。5、时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为 莫尔型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路 的输入时,构成的电路类型称为米莱一型时序逻辑电路。6、 分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的_驱动一方程、 输出一方程和次

3、态一方程,若所分析电路属于 _异_步时序逻辑电路,则还要写出各位触发器 的时钟脉冲_方程。7、 时序逻辑电路中某计数器中的_无效一码,若在开机时出现,不用人工或其它设备的 干预,计数器能够很快自行进入 有效循环体_,使无效码不再出现的能力称为自启动能 力。8、在_分频_、_控制_、_测量一等电路中,计数器应用得非常广泛。构成一个六进制计 数器最少要采用_三_位触发器,这时构成的电路有 _6_个有效状态,_2_个无效状态。9、寄存器可分为 或码_寄存器和_移位一寄存器,集成74LS194属于双向一移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有_4_个;若构成扭环计数器时,其有效状态是

4、_8_个。10、 _寄存一器是可用来存放数码、 运算结果或指令的电路, 通常由具有存储功能的多位 触发一器组合起来构成。一位一触发一器可以存储1个二进制代码,存放n个二进制代码的_寄 存一器,需用门位_触发一器来构成。11、74LS194是典型的四位_TTL_型集成双向移位寄存器芯片,具有 左移和右移_、并 行输入、_保持数据_和_清除数据一等功能。12、 555定时器可以构成施密特触发器,施密特触发器具有_回差一特性,主要用于脉冲波形的整形_和_变换_; 555定时器还可以用作多谐振荡器和 _单_稳态触发器。_单_稳态 触发器只有一个暂稳一态、一个_稳_态,当外加触发信号作用时,_单稳一态触

5、发器能够从_稳 态翻转到_暂稳一态,经过一段时间又能自动返回到_稳_态,13、用集成计数器 CC40192构成任意进制的计数器时,通常可采用反馈_预置一法和反馈_清零法。二、判断题(每小题1分,共10分)1、 集成计数器通常都具有自启动能力。(对)2、 使用3个触发器构成的计数器最多有 8个有效状态。(对)3、 同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。(错)4、 利用一个74LS90可以构成一个十二进制的计数器。(错)5、用移位寄存器可以构成 8421BCD码计数器。(错)6、 555电路的输出只能出现两个状态稳定的逻辑电平之一。(对)7、 施密特触发器的作用就是利用其回差特性稳定

6、电路。(错)&莫尔型时序逻辑电路,分析时通常不写输出方程。(对)9、 十进制计数器是用十进制数码“09”进行计数的。(错)10、 利用集成计数器芯片的预置数功能可获得任意进制的计数器。(对)三、选择题(每小题2分,共20分)1、描述时序逻辑电路功能的两个必不可少的重要方程式是(B )。A、次态方程和输出方程B、次态方程和驱动方程C、驱动方程和时钟方程D、驱动方程和输出方程2、用8421BCD码作为代码的十进制计数器, 至少需要的触发器触发器个数是(C )。C、4按各触发器的状态转换与时钟输入CP的关系分类,计数器可分( A )计数器。A、同步和异步B、加计数和减计数C、二进制和十进制C )。能

7、用于脉冲整形的电路是(C、施密特触发器A、双稳态触发器B、单稳态触发器5、四位移位寄存器构成的扭环形计数器是B )计数器。A、模4B、模8C、166、下列叙述正确的是( D )A、译码器属于时序逻辑电路B、寄存器属于组合逻辑电路C、555定时器属于时序逻辑电路D、计数器属于时序逻辑电路7、8、不产生多余状态的计数器是A、同步预置数计数器A )。B、异步预置数计数器C、复位法构成的计数器利用中规模集成计数器构成任意进制计数器的方法是(A、复位法B、预置数法C、级联复位法9、C )C、二者皆有数码可以并行输入、并行输出的寄存器有(A、移位寄存器B、数码寄存器10、改变555定时电路的电压控制端 C

8、O的电压值,可改变(C )A、555定时电路的高、低输出电平B、开关放电管的开关电平C、比较器的阈值电压D、置“ 0”端R的电平值四、简述题(,每小题3分,共12分)1、说明同步时序逻辑电路和异步时序逻辑电路有何不同?答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路 的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不相同。2、钟控的RS触发器能用作移位寄存器吗?为什么?答:移位寄存器除寄存数据外,还能将数据在寄存器内移位,因此钟控的RS触发器不能用做这类寄存器,因为它具有“空翻”问题,若用于移位寄存器中,很可能造成一个 CP脉冲下多次移位现象。用作移位寄

9、存器的触发器只能是克服了“空翻”现象的边沿触发 器。3、何谓计数器的自启动能力?答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现, 不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。4、施密特触发器具有什么显著特征?主要应用有哪些?答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值 的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器 的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。五、分析题(共25分)1、 试用74LS161集成芯片构成十二

10、进制计数器。要求采用反馈预置法实现。(7分)2、 电路及时钟脉冲、输入端D的波形如图7-313所示,设起始状态为“ 000”。试画出各触发器的输出时序图,并说明电路的功能。(10分)cp III_II_I_iI1 ID i I图7-31 检测题7.5.2逻辑图(2)各触发器的驱动方程: 各触发器的次态方程:解:分析:(1 )电路为同步的米莱型时序逻辑电路;J1=D K1= D j2=Q1n K2=Qin| J3=QQnDnQ;Q;(3)根据上述方程,写出相应的逻辑功能真值表:CPnnn亠r+1亠n+1亠r+1DQ1Q2Q3Q1Q2Q31J00000002 J10001003 J01 0 00 1 04 J00 1 00 0 15 J00 0 10 0 0从功能真值表中可看出,该电路属于右移移位寄存器。其时序逻辑图如图中红笔示。3、已知计数器的输出端 Q2、Qi、Qo的输出波形如图7-32所示,试画出对应的状态转换图,并分析该计数器为几进制计数器。(8分)图7-32 检测题7.5.3时序波形图解:状态转换关系为:101 t010 011 000 100t001 t 110。该计数器为七进制计数器。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号