北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73

上传人:壹****1 文档编号:476659757 上传时间:2023-05-15 格式:DOCX 页数:13 大小:12.86KB
返回 下载 相关 举报
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73_第1页
第1页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73_第2页
第2页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73_第3页
第3页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73_第4页
第4页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73》由会员分享,可在线阅读,更多相关《北京理工大学21秋《数字电子技术》基础综合测试题库答案参考73(13页珍藏版)》请在金锄头文库上搜索。

1、北京理工大学21秋数字电子技术基础综合测试题库答案参考1. 从电路分类来看,计数器是属于组合逻辑电路。( )A.正确B.错误参考答案:B2. 状态图是一种无向图。( )A.错误B.正确参考答案:A3. 同步时序电路具有统一的时钟CP控制。( )A.错误B.正确参考答案:B4. L=AB+C的对偶式为:( )A、A+BCB、(A+B)CC、A+B+CD、ABC参考答案:B5. 下列触发器中,克服了空翻现象的有( )。A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器参考答案:ABD6. 十进制数118对应的16进制数为( )。A.76HB.78HC.E6HD.74H参考答案:

2、A7. 用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为( )。A.3.33VB.5VC.6.66VD.10V参考答案:B8. 关于卡诺图,下列说法中哪些是错误的( )A.卡诺图的变量标注均采用循环码B.卡诺图上每一个小方格代表一个最小项C.序号相邻的最小项,逻辑上就一定是相邻的D.卡诺图上任何两个几何相邻的最小项相加,可以消去一个取值不同的变量参考答案:C9. 下列电路中能够把串行数据变成并行数据的电路应该是( )A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器参考答案:C10. 图示电路完成的逻辑功能是( )。(设该电路是CMOS电路)A.0B.1

3、C.图D.图参考答案:B11. 当A和B都是1位数时,它们只能取( )和( )两种值。A.0、0B.0、1C.1、1D.1、2参考答案:B12. 在组合逻辑电路中,并非所有的竞争都会产生冒险。( )A.错误B.正确参考答案:A13. D码就是用字母B、C、D、表示的代码。( )A.错误B.正确参考答案:A14. 在下列逻辑电路中,属于组合逻辑电路的有( )。A.译码器B.编码器C.全加器D.寄存器参考答案:ABC15. ADC的转换速度用转换时间来描述。( )A.正确B.错误参考答案:A16. 八位的逐次比较式A/D转换器完成一次转换的时间为0.08s,其时钟信号频率( )Hz。A.60B.8

4、0C.100D.120参考答案:C17. 分析同步时序逻辑电路的一般步骤是( )。A.列出逻辑方程组B.列出状体表、画状态图或时序图C.确定电路逻辑功能D.列出时序逻辑电路功能参考答案:ABC18. 普通的逻辑门电路允许将输出端直接连在一起。( )A.错误B.正确参考答案:A19. 由四个触发器构成的二进制计数电路共有八个计数状态。( )A.错误B.正确参考答案:A20. 某集成电路芯片,查手册知其最大输出低电平UOLmax=0.5V,最大输入低电平UILmax=0.8V,最小输出高电平UOHmin=2.7V,最小输入高电平UIHmin=2.0V,则其高电平噪声容限UNH=( )。A.0.3V

5、B.0.6VC.0.7VD.1.2V参考答案:C21. 环形计数器如果不作自启动修改,则总有孤立状态存在。( )A.正确B.错误参考答案:B22. T触发器中,当T=1时,触发器实现( )功能A、置1B、置0C、计数D、保持参考答案:C23. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )A.正确B.错误参考答案:A24. 函数F=AB+BC,使F=1的输入ABC组合为( )。A.ABC=000B.ABC=010C.ABC=101D.ABC=110参考答案:D25. n位的二进制加法计数器,能计数的最大十进制数是( )。A.

6、10B.2n-1C.nD.n-1参考答案:B26. 典型的集成PLA(82S100)有( )输入变量。A.8B.16C.24D.48参考答案:B27. 环形振荡器输出矩形方波,可用作数字电路中的信号源。( )A.错误B.正确参考答案:B28. 以下电路中实现“线与”功能的有( )。A.与非门B.三态输出门C.集电极开路门D.漏极开路门参考答案:CD29. 0FEH是我们常用数制中的十六进制。( )A.错误B.正确参考答案:B30. 由n位寄存器组成的扭环移位寄存器构成的计数器的进制是( )。A.nB.2nC.4nD.无法确定参考答案:B31. 以下各电路中,( )可以产生脉冲定时器。A.多谐振

7、荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器参考答案:B32. 构成移位寄存器可以采用的触发器为( )。A.R-S型B.J-K型C.主从型D.同步型参考答案:ABC33. 任何逻辑函数都可以表示成最简最小项之和的形式,而且对某一个逻辑函数来说,这种表示形式只有一个。( )A.正确B.错误参考答案:B34. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( )A.错误B.正确参考答案:A35. 只读存储器的类型不包括( )。A.ROMB.DROMC.EPROMD.E2PROM参考答案:B36. 十进制数236对应的二进制数是( )。A.11101100B.

8、11001110C.01100111D.01110110参考答案:A37. 一位十进制计数器至少需要( )个触发器。A.3B.4C.5D.10参考答案:B38. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )A.正确B.错误参考答案:A39. 若AB=AC,一定是B=C。( )A、错误B、正确参考答案:A40. 在下列逻辑电路中,不是组合逻辑电路的有( )。A.数据分配器B.数据选择器C.计数器D.移位寄存器参考答案:CD41. 若A+B=A+C,则一定是B=C。( )A、错误B、正确参考答案:A42. 十进制数62对应的十六进制数是( )。A.(3E)16B.(36)16

9、C.(38)16D.(3D)16参考答案:A43. 下列哪种是描述时序电路逻辑功能的方法( )。A.逻辑方程组B.状态图C.电路图D.时序图参考答案:ABD44. 主从触发器的触发方式是( )。A.CP=1B.CP上升沿C.CP下降沿D.分两次处理参考答案:D45. 一个两输入端的门电路,当输入为1和0时,输出不是1的门是( )。A.与非门B.或门C.或非门D.异或门参考答案:C46. 实现一个全加器电路设计的方法有( )A.仅用门电路B.用数据选择器+门电路C.用二进制译码器+门电路D.以上三者都可以参考答案:D47. 一个十进制计数器,可以作为十分频器使用。( )A、错误B、正确参考答案:

10、B48. 把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。( )A.错误B.正确参考答案:A49. 逻辑函数的简化对于提高电路的可靠性并没有什么作用,因此实际意义不大。( )A.错误B.正确参考答案:A50. CMOS或非门与TTL或非门的逻辑功能完全相同。( )A.错误B.正确参考答案:B51. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=( )。A.1或/QB.1C.QD.以上都不对参考答案:A52. 在下列触发器中,有约束条件的是( )。A.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发器参考答案:C53. 利用三态门可以实现数据的双向

11、传输。( )A.错误B.正确参考答案:B54. 相同逻辑功能的TTL电路和CMOS电路相比,前者功耗大。( )A、错误B、正确参考答案:B55. 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )A.正确B.错误参考答案:B56. 莫尔时序逻辑电路的输出( )A.只与当前外输入有关B.只与内部状态有关C.与外输入和内部状态有关D.与外部输入和内部状态都无关参考答案:C57. 逻辑代数的三种基本运算是( )A、与B、或C、非D、相除参考答案:ABC58. 因为D触发器的特性方程是Qn+1=D,所以任何时候均有Q=D。( )A、错误B、正确参考答案:A59. 下面代码中哪些是无权码( )。A.8421BCD码B.5421BCD码C.余三码D.格雷码参考答案:CD60. 时序逻辑电路可分为( )时序电路。A.触发B.定时C.异步D.同步参考答案:CD

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号