电子技术集成计数器74LS160

上传人:枫** 文档编号:474102541 上传时间:2023-12-26 格式:DOC 页数:11 大小:421KB
返回 下载 相关 举报
电子技术集成计数器74LS160_第1页
第1页 / 共11页
电子技术集成计数器74LS160_第2页
第2页 / 共11页
电子技术集成计数器74LS160_第3页
第3页 / 共11页
电子技术集成计数器74LS160_第4页
第4页 / 共11页
电子技术集成计数器74LS160_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《电子技术集成计数器74LS160》由会员分享,可在线阅读,更多相关《电子技术集成计数器74LS160(11页珍藏版)》请在金锄头文库上搜索。

1、参考资料工作原理引脚图四电路图参考资料()74LS474LS48的管脚排列如图(c )所示。其真值表如表3所示。该器件输入信号为BCD码 输出端 为a、b、c、d、e、f、g共7线,另有3条控制线LE RBI、BI/RBO。LE端为测试端。在BI端接高 电平的条件下,当LE=0时,无论输入端A B、C、D为何值,ag输出全为高电平,使7段显示器 件显示8”字型,此功能用于测试器件。RBI端为灭零输入端。在LE =1,BI =1条件下,当输入A、 B C D=0000时,输出ag全为低电平,可使共阴LED显示器熄灭。但当输入A B C D不全为零时,仍能正常译码输出,使显示器 正常显示。BI端为

2、消隐输入端。该输入端具有最高级别的控制权,当该端为低电平时,不管其他输 入端为何值,输出端ag均为低电平,这可使共阴显示器熄灭。另外,该端还有第二功能一一灭零信号输出端,记为RBO。当该位输入的A、B、C、D=0000且RBI =0时,此时RBO输出低电平;若该位输入的A B C、D不等于零,则RBO 俞出高电平。若将RBO与RBI配合使用,很容易实现多位数码显示时的灭零控制。例如对整数部分, 将最高位的RBI接地,这样当最高位为零时灭零,同时该位RBO输出低电平,使下一位的RBI 为彳氐电平,故也具有灭零功能;而对于小数部分,应将最彳氐位的RBI接地,个位的RBI端悬空或 接高电平,低位的R

3、BO接至高位的RBI。74LS48可直接驱动共阴极LED数码管而不需外接限流电阻。表3 74LS48七段显示译码器的真值表输入输出显示字型LTDCBAgfedcb0X1XXXX!11111110100000000000灭XX0XXXX0q00000灭I110000011111101X100010000110I1X100101011D1121X10011100111131X101001t0110141X1010110110151X101101!01110061X10111000011171X1100011111181X1100111001I191X11010101000无效输出1X1 *1110

4、00000二) 74LS00Vw 4B 4A4八 3A3YIA IB Y 2A 2B 2Y GND现 四2输入与非门;;;5网何 1;1D冋而爲1J 74LS1601J|2J|3J4J |5J |6| L7 8JRD LD0X1 01 11 11 1ET EP CPX X01f(竺防集成计数器74LSI6OD3 D2 D1 DoX X X XD C B AX X X XX X X XX X X XQ3 Q2 Q1 Qo0 0 0 0D C B A保持保持计数1.74LS160为异步清零计数器,即RD端输入低电平,不受CP能控制,输出端立即全部为“ 0”功能表第一行。 74LS160具有同步预置

5、功能,在RD端无效时,LD端输入低电平,在时钟共同作用下,CP上跳后计数器状态等于预置输入dcba,即所谓“同步”预置功能(第二行)。RD和LD都无效, et或EP任意一个为低电平,计数器处于保持功能,即输出状态不变。只有四个控制输入都为高电平,四)555计数器(161)实现模10加法计数,Q3 Q2 Q Q=1001时,RCO=1。555定时器是一种中规模集成电路,外形为双列直插8脚结构,体积很小,使用起来方便。只要在外部配上几个适当的阻容元件,就可以构成史密特触发器、单稳态 触发器及自激多谐振荡器等脉冲信号产生与变换电路。它在波形的产生与变换、测量 与控制、定时电路、家用电器、电子玩具、电

6、子乐器等方面有广泛的应用。弓I脚功能:VM( TH):高电平触发端,简称高触发端,又称阈值端,标志为TH。Vi2 ( TR): 低电平触发端,简称低触发端,标志为TR。Vco :控制电压端。(a) 55 5的逻辑符号VCCDi s T HVc o鬥 n n fi3515 55LUHJ L 1 LJGND TR Vo Rd(b)55 5的引脚排列图2.4 555定时器逻辑符号和引脚V。:输出端。Dis :放电端。Rd :复位端。555定时器内含一个由三个阻值相同的电阻R组成的分压网络,产生1/3 VCC和 2/3VCC两个基准电压;两个电压比较器q、C2 ; 一个由与非门Gj、G2组成的基本RS

7、 触发器(低电平触发);放电三极管T和输出反相缓冲器G3。Rd是复位端,低电平有效。复位后,基本RS触发器的Q端为1 (咼电平),经反 相缓冲器后,输出为 0 (低电平)。分析图2.4的电路:在555定时器的Vcc端和地之间加上电压,并让V悬 空,则比较器Ci的同相输入端接参考电压2/3Vcc,比较器C2反相输入端接参考电压 1/3Vcc,为了学习方便,我们规定:当TH端的电压2/3Vcc时写为VTH = 1,当 TH端的电压1/3Vcc时,写为VTR=1 /当TR端的电压1/3Vcc时,写为Vtr=O。低触发:当输入电压Vi21/3Vcc且Vii1/3Vcc且 Vii2/3Vcc ,则VTH

8、 = 1,比较器Ci输出为低电平,无论C2输出 何种电平,基本RS触发器因R=0/使Q =1/经输出反相缓冲器后,V =0;T导通。这时 称555定时器“高触发”。Vco为控制电压端,在Vc。端加入电压,可改变两比较器Cj、C2的参考电压。正 常工作时,要在Vc和地之间接0. 01卩F (电容量标记为103 )电容。放电管人的输c。i出端Dis为集电极开路输出。555定时器的控制功能说明见表2.6。根据555定时器的控制功能,可以制成各种不同的脉冲信号产生与处理电路电 路,例如,史密特触发器、单稳态触发器、自激多谐振荡器等。2.6555定时器的控制功能说明输入输出THTR(2)RdQ(3)TX

9、X00 (复位)导通2/3Vcc1/3Vcc10 (复位)导通2/3Vcc1/3Vcc11 (置位)*截止*1/3Vcc1不变不变2/3Vcc1/3Vcc11MW 丄“1丄_ II fie 1 j不确定图8.7所示为自激多谐振荡器电路和波形图(五)BCD七段数码管显示译码器电路发光二极管(LED )由特殊的半导体材料砷化傢、磷砷化傢等制成,可以单独使用,也可以组装成分段式或点阵式LED显示器件(半导体显示器)。分段式显示器(LED数码管)由7条 线段围成8型,每一段包含一发光二极管。外加正向电压时二极管导通,发出清晰的光,有红、 黄、绿等色。只要按规律控制各发光段的亮、灭,就可以显示各种字形或

10、符号。七段数码管是共阴 极还是共阳极需要看它的端口,如果有CK则是共阴极,CK端接地;如果有CA则是共阳极,CA端接高电平图4 - 17( a)是共阴式LED数码管的原 理图,图4-17( b)是其表示符号。使用时,公共阴极接地,7个阳极ag由相应的BCD七段译码n3Z Z SL lZ 51iL-JI Z 5Z1- u1- *i,GND器来驱动(控制),如图4 - 17( C)所示。E 4 - 17数字显示译码器A表示),输出是数码管各段的驱动信号(以FaFg表示),也称47译码器。若用它驱动共阴丘X7LED数码管,则输出应为高有效,”输出为高时,相应显示段发光。例如,当输入8421码 t12

11、电芸BCBCD七DCBA=0100时,应显示,即要求同时点亮b、c C f、脊段,熄灭a、d、e段,故译码器的输出应为Fa Fg=0110011,这也是一组代码,常称为段码。同理,根据组成09这10个字形的要求可列 出8421BCD七段译码器的真值表1常用的显示器件有液晶显示(LCD )、发光二极管显示(LED )、 等。LCD显沁体积小、功耗低,但亮度不高。LED数码管是把发光二极管制成条状,再按一定方式连接,组成8,使用时让某些笔段上的发光二极管发亮,即可组成0-9的一系列数字。二工作原理秒表计时器工作原理:准备CC7555定时器,74LS00P与非门集成块,两片74LS160N计数器,

12、两片74LS48P解码器与两块7段数码管。令这些芯片的Vcc端都接高电平,GND端全接低电平, 使其全部能正常工作。为了能让CC7555输出1Hz=1s的CP,有公式f=1.43/ ( R1+2R2 ) C求出R1 , R2, C的值,按电路图连之。由CC7555输出端1Hz的分别与两块74LS160N的2端(CP端)接入,使74LS160N能得到1Hz=1s的CP。芯片74LS160N的2P (7端)、1P(7端)和仃(10端)共连在一开关(保持键)上,开关另一端接地。当开关断开时, T,P端输入高电平,是两块芯片处于计数状态;当开关闭合时,T、P接地,输入低电平,芯片处于 保持状态。而2T( 10端)接到1Qcc上,当芯片1没有进位时,2T处于低电平,芯片2处于保持 状态;当芯片1有计数满10进位时,2T处于高电平,芯片2开始计数。把芯片2的QB( 13端) 和QC( 12端)分别与芯片74LS00P的1A和1B连之,输出1Y分别与两块芯片74LS160N的CR (1端)连之。当芯片2 74LS160N输出端QA=0,QB=

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 建筑资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号