数电课程设计篮球30秒计时器

上传人:cn****1 文档编号:469867913 上传时间:2022-10-29 格式:DOC 页数:23 大小:380.50KB
返回 下载 相关 举报
数电课程设计篮球30秒计时器_第1页
第1页 / 共23页
数电课程设计篮球30秒计时器_第2页
第2页 / 共23页
数电课程设计篮球30秒计时器_第3页
第3页 / 共23页
数电课程设计篮球30秒计时器_第4页
第4页 / 共23页
数电课程设计篮球30秒计时器_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《数电课程设计篮球30秒计时器》由会员分享,可在线阅读,更多相关《数电课程设计篮球30秒计时器(23页珍藏版)》请在金锄头文库上搜索。

1、word课程设计任务书学生: 斌 专业班级: 通信0901 指导教师: 文 工作单位:题 目: 篮球30秒计时器1要求完成的主要任务:用中、小规模集成电路设计一台能显示并进展控制的30倒计时器,要求如下:1.具有显示30秒计时的功能。2.设置外部工作开关,控制计时器的直接清零,启动与暂停/连续的功能。3.计时器为30秒递减,时间间隔为1秒。4.在直接清零是要求显示管灭灯。5.计时器递减到零时,数码显示管不能灭灯,同时发出光电报警。2 时间安排:时间: 第1-12周理论设计,软件仿真,第15-18周实验室焊接、安装调试。地点: 理工楼E604实验室学生签名: 年 月 日指导教师签名: 年 月 日

2、多功能数字钟电路设计摘要1Abstract21系统原理框图32方案设计与论证4秒脉冲发生电路4控制电路6计数电路7译码与显示单元电路8报警电路83单元电路的设计12秒脉冲产生电路的设计12计数电路的设计123.3控制电路的设计. 133.4译码与驱动显示电路设计143.5 报警电路.16电路总图174仿真结果与分析18时钟结果仿真184.2 秒钟个位时序图18报时电路时序图19测试结果分析195心得与体会206参考文献21附录1原件清单22附录2系统原理图23 / 摘 要计时器在人类生活中有着非常重要而广泛的应用,古时候人们就开始用沙漏和水漏做定时工具,随着科技和社会的开展,人们开始用全新的方

3、法来改造计时器以达到准确计时的目的。篮球竞赛计时器就是一种典型的计时器的应用。在篮球比赛中规定球友持球的时间不能超过30秒,否如此就是犯规。本课程设计的“篮球竞赛30秒计时器,可用于篮球比赛中,用于对球员持球时间进展30秒限制,一旦球员持球的时间超过了30秒,它将自动报警从而判定刺球员的犯规。本文设计用的是实现以中小规模集成电路设计计时器的方法,它是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。它是由时钟脉冲产生电路、计数电路、译码驱动与显示电路、报时电路与电源电路组成。时钟脉冲采用555定时器构成多谐振荡电路产生,。通过EDA软件Multisim10绘制了电子电路仿真原理图,并进展仿

4、真,同时用万能板焊接制作了硬件实现电路。AbstractClock ,as we all know,is widly and importantly used in human life.in ancient,our ancestorbegan to usesandglass and hourglass as timework,but,with the fast development of science and sociaty,people start using all new method to change out clock and make it more exacat.Bask

5、etball game is a particular field to use clock.there is a rule in basketball game that player cant hold the ball exceed 30 seconds,otherwise it is a foul.the 30 seconds clock in basketball gamedesigned in my course design can used in badketball game,to limited players hold the ball in 30seconds.ones

6、 players hold ball over 30 seconds it will give an alarm by itself to judge the player is foul.What the paper use is the design to realize medium scale with integrated circuit design method, it is a kind of typical digital circuits, including the portfolio logic circuit and the sequential circuits.I

7、t is constitute by the clock pulse circuits, counting circuit, decode drive and display circuit, chime circuit and power circuit ponent. Clock pulse 555 timing constitute by multiple resonance swing circuit produce,. we draws electronic circuit simulation principle chart and simulation through Multi

8、sim10 EDA software, at the same time we use the universal plate welding to made hardware realization circuit.1系统原理框图图1系统原理框图秒脉冲发生器计时器译码显示电路控制电路报警电路外部操作开关一 1秒脉冲发生器: 秒脉冲信号发生器需要产生一定精度和幅度的矩形波信号。实现这样矩形波的方法很多,可以由非门和石英振荡器构成,可由单稳态电路构成,可以由施密特触发器构成,也可以由555点哭构成等。不同的电路队矩形波频率的精度要求不同,由此可以选用不同电路结构的脉冲信号发生器。本实验中由于脉冲

9、信号作为计数器的计时脉冲,其精度直接影响计数器的精度,因此要求脉冲信号有比拟高的精度。一般情况下,要做出一个精度比拟高的 频率很低的振荡器有一定的难度 工程上解决这一问题的方法就是先做一个频率比拟高的矩形波震荡器,然后将其输出信号通过计数器进展多级分项,就可以得到频率比拟低 精度比拟高的脉冲信号发生器,其精度取决于振荡器的精度和分级项数。230秒减法计数器: 30秒减法计数器采用74LS192设计,74LS192是十进制同步加法|减法计数器,采用8421BCD码编码,具有直接清零 异步置数功能。74LS192的逻辑功能表如下: CPU CPD LD CR 操作 0 0 置数 1 1 0 加计数

10、 1 1 0 减计数 1 清零3.控制电路 按照系统的要求,电路应该完成以下4个功能;1当操作直接清零按键时,要求计数器清零。2当启动按键闭合时,控制电路应封锁时钟信号CP秒脉冲信号,同时计数器完成置数功能,显示器显示30秒字样。当启动按键释放时,计数器开始减法计数。3当暂停连续开关处于暂停状态时,控制电路封锁计数脉冲,计数器停止计数,显示器显示原来的数,而且保持不变,当暂停连续开关处于连续状态时,计数器正常计数,另外,外部操作开关都应该采取消抖措施,以防止机械抖动造成电路工作不稳定。4当计数器递减到零时,控制电路输出报警信号,计数器保持状态不变。2方案设计与论证时间脉冲产生电路方案一:由集成

11、电路定时器555与RC组成的多谐振荡器作为时间标准信号源。图2555与RC组成的多谐振荡器图方案二:由14位二进制串行计数器/分频器和振荡器CD4060、BCD同步加法计数器CD4518构成的秒信号发生器。图3石英晶体振荡器图电路中利用CD4060组成两局部电路。一局部是14级分频器,其最高分频数为16384;另一局部是由外接电子表用石英晶体、电阻与电容构成振荡频率为32768Hz的振荡器。震荡器输出经14级分频后在输出端Q14上得到1/2秒脉冲并送入由1/2 CD4518构成的二分频器,分频后在输出断Q1上得到秒基准脉冲。方案选择:本课程设计中对秒脉冲信号的精度要求并不是很高,并且方案二中用

12、CD4060和分频器构成的基准秒脉冲发生电路较于前者要复杂的多,而且CD4060和CD4518我们平常很少用,对其功能和引脚信息了解不多,所以,我们选用了方案一,用555定时器构成电路中的脉冲信号发生器。控制电路(1) 暂停/连续控制电路电路过外部操作开关控制脉冲信号的连续与暂停来实现整个电路的连续与暂停功能。通过开关控制上下电平的接入,进而控制秒脉冲是否接入计数器,从而达到暂停和连续的功能。原理图如下所示。(2)置数/启动控制电路利用单刀双掷开关一端接地一端接电源,控制给计数电路的复位清零引脚接入上下电平在数字系统中使用的最多的时序电路要算是计数器了。计数器不仅能用于对时钟脉冲计数,还可以用

13、于分频、定时、产生节拍脉冲和脉冲序列以与进展数字运算等。 计数器的种类非常多。如果按计数器中的触发器是否同时翻转分类,可以将计数器分为同步式和异步式两种。在同步计数器中,当时钟脉冲输入时触发器的翻转是同时发生的。而在异步计数器中,触发器的翻转由先有后,不是同时发生的。在设计中我们选择的是同步加/减计数器74LS192。它是双时钟同步可逆计数器,是8421BCD码计数,其详细引脚图与功能表如下:图3.3.1 74LS192引脚图表3.3.1 74LS192功能表 输入 输出 CR LD CPU CPDD3 D2 D1 D0 Q3 Q2 Q1 Q0 1 X X X X X X X O 0 0 0 0 0 X X d c b a d c b a 0 1 1 1 X X X X 保持 0 1 1 X X X X 加计数 0 1 1 X X X X 减计数表中CR是清零端,LD是置数端,CPU是加计数时钟输入端,CPD是减计数时钟输入端,D3D2D1D0DO都是计数器预置数输入端,Q3Q2

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号