SPI的通信速率到底可以达到多少

上传人:hs****ma 文档编号:458589557 上传时间:2023-10-19 格式:DOC 页数:3 大小:135KB
返回 下载 相关 举报
SPI的通信速率到底可以达到多少_第1页
第1页 / 共3页
SPI的通信速率到底可以达到多少_第2页
第2页 / 共3页
SPI的通信速率到底可以达到多少_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《SPI的通信速率到底可以达到多少》由会员分享,可在线阅读,更多相关《SPI的通信速率到底可以达到多少(3页珍藏版)》请在金锄头文库上搜索。

1、楼主提问: SPI 的通信速率到底可以达到多少?按照手册上的说明,应该能到fosc/4,然而实际上由于SPI 通信底层没有任何握手,不像 I2C 总线那样带ACK ,所以 SPI 速率实际上根本不能达到fosc/4,除非发信端与收信端完全同步, 然而事实上接收端往往要对接收到的数据进行一些判断和处理,所以在接收端往往会丢数, 解决办法就是在发信端发完一个字节后人为加上延时等待接收端处理,但是如果这样的话,高速还有什么意义呢?我做了一个试验,即使关掉所有其它中断,只作SPI 通信处理,在fosc/4 的通信速率下,接收端只能接收10 个字节以内的数据,10 个字节以上就会丢数,而在fosc/8

2、的通信速率下, 如果关闭所有其它中断,收发 256 个字节是没什么问题的,但是如果应用程序有1ms 的时钟中断事件的话,spi 通信成功率很低。在前面很多帖子里,看到不少人说spi 只是硬件底层,通信的可靠性要靠通信协议,诚然如此, 但是我以为通信协议只是最后一道保障,如果底层不可靠,通信协议再完善也是惘然。轮询和中断方式有本质区别吗?轮询就能保证不被其它中断干扰吗?主机自己掌握SPI 节奏,它只知道自己发送出去了,并不知道从机是否处理完,如果从机还在处理上一个字节,这时候发下个字节显然会丢数据啊解答者 1 回答:是同步!不是异步!也就是说MASTER 提供时钟,所以完全由MASTER 决定速

3、率(当然大家都能达到的)再有就是这个速率仅仅指一个BYTE 的通讯速率, 不是整个帧速率 ( 2 个 BYTE 以上)从机查询和中断无关,说白了就是移位寄存器!楼主再问:关键就在于这个速率要大家都能达到啊,如果都能达到就不用讲了,实测下来就是slave端达不到这个速率啊。如果这个速率是一个BYTE 的指标那就没啥说的了,我认了,只能在字节之间加延时了。解答者 2:我试过用 fosc/2 的时钟速率进行两机通讯(系统时钟16M ),连续传了好多字节都没有问题。主机用查询方式发送;从机用中断接收,接收到的数据用液晶显示出来。解答者 1:多字节是不可能达到fosc/2 的!除非从机速率更快,有足够的

4、时间去处理或保存(读取数据),要不然是吹牛的!影响速率达不到fosc/2 就是从机提取数据!与系统时钟多少那无关!再有, ?从机响应中断都要4 个机器周期,更别说要存储,中断出来也要4 个机器周期。对于单字节来说是可以达到fosc/2,因为 AVR 可以使用倍率,本来是fosc/4 的 !所以 ,数据手册里讲的可以达到fosc/4 那是指单字节的速率!楼主:所以说手册给出来的指标很带有欺骗性,为了可靠起见 (相信很多人的程序中都有个时钟在运行),建议放在fosc/16 。SPI 接口原理SPI 接口的全称是Serial Peripheral Interface,意为串行外围接口,是 Motor

5、ola 首先在其MC68HCXX系列处理器上定义的。SPI 接口 主要应用在EEPROM, FLASH,实时时钟 ,AD转换器 ,还有数字信号处理器和数字信号解码器之间。SPI 接口是在CPU 和外围低速器件之间进行同步 串行数据传输 ,在主器件的移位脉冲下,数据按位传输 , 高位在前 ,地位在后 ,为全双工 通信 ,数据传输速度总体来说比I2C 总线要快 ,速度可达到几Mbps 。SPI 接口是以主从方式工作的 ,这种模式 通常有一个主器件和一个或多个从器件,其接口包括以下四种信号:(1 ) MOSI 主器件数据输出(2 ) MISO 主器件数据输入,从器件数据输入,从器件数据输出(3 )

6、SCLK 时钟信号 ,由主器件产生(4 ) /SS 从器件使能信号,由主器件控制在点对点的通信中,SPI 接口不需要进行寻址操作,且为全双工通信在多个从器件的系统中,每个从器件需要独立的使能信号,硬件上比杂一些。,显得简单高效。I2C 系统要稍微复SPI 接口在内部 硬件实际上是两个简单的移位寄存器,传输的数据为8 位 ,在主器件产生的从器件使能信号和移位脉冲下 , 按位传输 ,高位在前 ,低位在后 。如下图所示 ,在 SCLK 的下降沿上数据改变 ,同时一位数据被存入移位寄存器。SPI 接口内部硬件图示:最后 ,SPI 接口的一个缺点 :没有指定的流控制 , 没有应答机制确认 是否接收到数据

7、。/SPI 与 UART的区别:SPI 是三线或者四线(CS CLK DI DO)UART 是两线制 (TXD RXD) ,实际上就是串口;SPI 一般是 CS=0 启动传输 ,以 CLK 作为同步信号 ,不含启动位停止位 等 UART 传输信号中 包含了启动位和停止位等 ,本身就可作为同步信号使用SPI 一般没有标准的通信速率UART 一般都是使用标准的通信波特率/SPI 通信 -单片机最多能带动多少从机?回答 1 :SPI 主要是芯片级或板级通信使用,也有设备之间使用的。但不可能在实际应用中有太多的 SPI 设备互连。回答 2 :SPI 是一个环形总线结构,由ss( cs)、 sck 、s

8、di 、sdo 构成,其时序其实很简单,主要是在 sck 的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送。那么第一个上升沿来的时候数据将会是 sdo=1 ;寄存器 =0101010x 。下降沿到来的时候, sdi 上的电平将所存到寄存器中去,那么这时寄存器=0101010sdi ,这样在8 个时钟脉冲以后,两个寄存器的内容互相交换一次。这样就完成里一个spi 时序。例子:假设主机和从机初始化就绪:并且主机的sbuff=0xaa ,从机的 sbuff=0x55,下面将分步对 spi 的 8个时钟周期的数据情况演示一遍:假设上升沿发送数据脉冲 主机 sbuff从机 s

9、buff sdisdo1上 0101010x 1010101x 0 12上 1010100x0101011x 1 03上 0101001x 1010110x 0 14上 1010010x 0101101x 1 05上 0100101x 1011010x 0 16 上 1001010x 0110101x 1 07 上 0010101x 1101010x 0 18 上 0101010x 1010101x 1 0这样就完成了两个寄存器8 位的交换,上面的上表示上升沿、下表示下降沿,sdi 、 sdo 相对于主机而言的。其中ss 引脚作为主机的时候,从机可以把它拉底被动选为从机,作为从机的是时候,可以

10、作为片选脚用。根据以上分析,一个完整的传送周期是16位,即两个字节,因为,首先主机要发送命令过去,然后从机根据主机的名准备数据,主机在下一个8位时钟周期才把数据读回来SPI总线是 Motorola 公司推出的三线同步接口,同步串行3线方式进行通信 :一条时钟线SCK ,一条数据输入线MOSI ,一条数据输出线 MISO; 用于 CPU 与各种外围器件进行全双工、同步串行通讯。 SPI 主要特点有 :可以同时发出和接收串行数据;可以当作主机或从机工作; 提供频率可编程时钟;发送结束中断标志;写冲突保护 ;总线竞争保护等。图3示出 SPI 总线工作的四种方式,其中使用的最为广泛的是SPI0 和 S

11、PI3方式 (实线表示 ):图 2SPI 总线四种工作方式SPI 模块为了和外设进行数据交换,根据外设工作要求, 其输出串行同步时钟极性和相位可以进行配置,时钟极性(CPOL )对传输协议没有重大的影响。如果CPOL=0 ,串行同步时钟的空闲状态为低电平;如果CPOL=1 ,串行同步时钟的空闲状态为高电平。时钟相位(CPHA )能够配置用于选择两种不同的传输协议之一进行数据传输。如果 CPHA=0 ,在串行同步时钟的第一个跳变沿(上升或下降)数据被采样;如果CPHA=1 ,在串行同步时钟的第二个跳变沿(上升或下降)数据被采样。SPI 主模块和与之通信的外设音时钟相位和极性应该一致。 SPI 接口时序如图3、图 4 所示。回答 3:SPI 是这样的, 有三根线用于通信(一根发送、一根接收还有一根时钟信号)。带从机则需要在此三根线基础上 外加从机的使能信号线。所以理论上来说有多少闲置的 I/O 口(用作从机使能端) 就可以带多少从机 。如果再加上 I/O 扩展芯片的话就可以带更多了。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 活动策划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号