数字电路期末知识点复习题

上传人:工**** 文档编号:456260433 上传时间:2023-08-10 格式:DOC 页数:11 大小:934.50KB
返回 下载 相关 举报
数字电路期末知识点复习题_第1页
第1页 / 共11页
数字电路期末知识点复习题_第2页
第2页 / 共11页
数字电路期末知识点复习题_第3页
第3页 / 共11页
数字电路期末知识点复习题_第4页
第4页 / 共11页
数字电路期末知识点复习题_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数字电路期末知识点复习题》由会员分享,可在线阅读,更多相关《数字电路期末知识点复习题(11页珍藏版)》请在金锄头文库上搜索。

1、-数字电子电路复习练习题一、填空题1半导体具有三种特性,即:热敏性、光敏性和_性。2集电极反向饱和电流ICBO是指发射极_时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_。3逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_互换,_互换,_互换,就得到F的反函数F。4格雷码又称_码,其特点是任意两个相邻的代码中有_位二进制数位不同。5从TTL反相器的输入伏安特性可以知道两个重要参数,它们是_和_。6 输出n位代码的二进制编码器,一般有 _个输入信号端。7全加器是指能实现两个加数和_三数相加的算术运算逻辑电路。8 时序电路除了包含组合电路外,还必须包含具有记忆功

2、能的_电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_ 变量。9要使触发器实现异步复位功能Qn+1=0,应使异步控制信号低电平有效RD=_,SD=_。10JK触发器当J=K=_时,触发器Qn+1=Qn。11n位二进制加法计数器有_个状态,最大计数值为_。12用555定时器构成的 单稳态触发器,假设充放电回路中的电阻、电容分别用R、C表示,则该单稳态触发器形成的脉冲宽度tw_。13施密特触发器具有两个_状态,当输出发生正跳变和负跳变时所对应的_电压是不同的。14组成ROM电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的_控制,二是提高带负载能力。15当RAM

3、的字数够用、位数不够用时,应扩展位数。其方法是将各片RAM的_端、R/W端和CS端并联起来即可。二、选择题1与晶体三极管组成的电路相比,MOS管组成电路的主要特点是 _ 。a电流控制; b输入电阻高; c带负载能力强 2以下数码均代表十进制数6,其中按余3码编码的是_。a0110; b 1100; c1001 3 逻辑函数Y=AB+AB+AB,则Y的最简与或表达式为_。aA; bA+AB; c A+B; dA+B4TTL与非门扇出系数的大小反映了与非门_能力的大小。a抗干扰; b带负载; c 工作速度 5 如果采用负逻辑分析,正或门即_。a负与门; b负或门; c或门6七段显示译码器,当译码器

4、七个输出端状态为abcdefg=0011111时高点平有效,译码器输入状态8421BCD码应为_。a0011; b0110; c0101; d01007 一个8选1数据选择器,其地址输入端选择控制输入端的个数应是_个。 a2; b3; c4; d8 8要实现输入为多位、输出为多位的功能,应选用中规模集成_组件。a编码器; b译码器; c数据选择器; d数值比拟器9对于J-K触发器,假设J=K,则可完成_触发器的逻辑功能。aR-S; bD; cT; dJ-K103个移位存放器组成的扭环形计数器,最多能形成_个状态的有效循环。a3; b4; c6; d811 555定时器输入端UI1端管脚6、 U

5、I2 端管脚2的电平分别大于UDD和UDD时复位端RD=1,定时器的输出状态是_。a0 ; b1 ; c原状态 12555定时器构成的单稳态触发器的触发电压ui应_UDD。a大于; b小于; c等于; d任意13只读存储器ROM的功能是_。a只能读出存储器的内容且断电后仍保持; b只能将信息写入存储器; c可以随机读出或写入信息; d只能读出存储器的内容且断电后信息全丧失14用_片1k4 的ROM可以扩展实现8k4 ROM的功能。a4; b8; c16; d32三、简述题。1最小项的性质。2组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。3用中规模集成计数器构成任意进制计数器的三种方法及

6、各自的原理。四、分析、设计、化简题41 将以下逻辑函数化简成最简与或表达式。1Y1=ABC+AB+AD+C+BD用公式法 2Y2=ABC+ABD+ABC+ACD BC+BD=0 3Y3A,B,C,D=S m2,3,7,8,11,14+S d 0,5,10,15. z.-42TTL电路如图42 (a)所示,写出输出Y的逻辑表达式,试根据图b的波形画出输出Y的波形。a b图4243 试用以下几种组件分别实现逻辑函数F = AB + AC + BC 1四选一数据选择器四选一数据选择器的逻辑功能见式; 23线8线译码器T4138逻辑功能见式;数据选择器和译码器的外部引线排列示意图分别见图和图, T41

7、38选通时,S11,S2S30。Y=D10A2A1+ D11A2A1+ D12A2A1+ D13A2A1S式式图 图4.3.244分析图4.4电路,2线4线译码器的功能表达式见式4.4。1写出输出F的表达式;2填表4.4;3说明图4.4电路的功能。Y0=A1A0, Y1=A1A0, Y2=A1A0, Y3=A1A0 式44A1 A0F0 00 11 01 1表4.4图4.4 45 两片3线8线译码器连成的电路如图4.5所示。3线8线译码器T4138逻辑功能表达式见式4.5,正常工作时S11,S2S30。分析电路,填写真值表见表4.5,说明电路功能。图 4.5 式4.5表4.5输入输出输入输出D

8、3D2 D1 D0Y0Y1Y2Y3Y4Y5Y6Y7D3D2 D1 D0Y8Y9Y10Y11Y12Y13Y14Y1500 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 110 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 146 电路如图4.6所示,图中 均为2线4线译码器。1欲分别使译码器 处于工作状态,对应的C、D应输入何种状态填表;2试分析当译码器工作时,请对应A、B的状态写出Y10 Y13的状态填表;3说明图4.6电路的逻辑功能。2线4线译码器的功能见式4.6,工作时S = 0。 式4. 6 图4.6表处于工作状态的译码器C D应输

9、入的状态C DA BY10Y11Y12 Y13 0 0 0 1 1 0 1 147 触发器电路如图4.7 (a) 所示,写出触发器输出端Q的表达式并根据图 (b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为0”。 a b图4.748 触发器电路如图4.8(a) 所示,写出触发器输出Q的表达式并根据图 (b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为0”。a(b)图4.849 触发器电路如图4.9 (a) 所示,写出触发器输出端Q的表达式并根据图 (b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为0”。(a) b图4. 9410 十进

10、制计数器T4160构成的计数器电路如图4. 10所示。T4160的功能见表4. 10。1分析该电路是几进制计数器,画出状态转换图;2假设改用复位法,电路该如何连接,画出连线图。表4.10CPRDLDS1 S2工作状态图4. 10 0 1 0 1 1 1 1 1 10 1 01 1清零预置数保持(包括C)保持(C0)计数411 电路如图4.11所示。3线-8线译码器的功能表达式参见式45,十进制计数器的功能参见表410。1说明虚线框内的电路为几进制计数器,画出状态转换图;2说明整个电路实现什么功能。图4.11412 由4位同步二进制计数器T4161组成的电路如图4.12, T4161的功能参见表4. 10。试求:1当预置数输入端D3D2D1D0分别为0011和0101时,计数器的计数进制各为多少? 2画出两种情况下的状态转换图。图4.12 413 分析图4.13计数器电路的功能,分别写出M =1和M =0时LD的表达式,说明当M =1和M =0时电路的进制。T4161为四位二进制加法计数器,其功能参见表4.10。 图4.13414 试用四位二进制加法计数器T4161芯片构成十三进制加法计数器,其状态转换图见图4.14a,T4161的外部引线排列见图4.14b、功能参见表4.10。a

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号