计算机组成原理试题

上传人:M****1 文档编号:453578762 上传时间:2023-12-03 格式:DOC 页数:17 大小:625.50KB
返回 下载 相关 举报
计算机组成原理试题_第1页
第1页 / 共17页
计算机组成原理试题_第2页
第2页 / 共17页
计算机组成原理试题_第3页
第3页 / 共17页
计算机组成原理试题_第4页
第4页 / 共17页
计算机组成原理试题_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《计算机组成原理试题》由会员分享,可在线阅读,更多相关《计算机组成原理试题(17页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理试卷 一、选择题共20分,每题1分1CPU响应中断的时间是_ C _。A中断源提出请求;B取指周期结束;C执行周期结束;D间址周期结束。2以下说法中_c_是正确的。A加法指令的执行周期一定要访存;B加法指令的执行周期一定不访存;C指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。3垂直型微指令的特点是_c_。A微指令格式垂直表示;B控制信号经过编码产生;C采用微操作码;D采用微指令码。4基址寻址方式中,操作数的有效地址是_A_。A基址存放器内容加上形式地址位移量; B程序计数器内容加上形式地址;C变址存放器内容

2、加上形式地址;D存放器内容加上形式地址。5常用的虚拟存储器寻址系统由_A_两级存储器组成。A主存辅存;BCache主存;CCache辅存;D主存硬盘。6DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作_A_。A停止CPU访问主存;B周期挪用;CDMA与CPU交替访问;DDMA。7在运算器中不包含_D_。A状态存放器;B数据总线;CALU;D地址存放器。8计算机操作的最小单位时间是_A_。A时钟周期;B指令周期;CCPU周期;D中断周期。9用以指定待执行指令所在地址的是_C_。A指令存放器;B数据计数器;C程序计数器;pc D累加器。10以下描

3、述中_B_是正确的。A控制器能理解、解释并执行所有的指令及存储结果;B一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C所有的数据运算都在CPU的控制器中完成;D以上答案都正确。11总线通信中的同步控制是_B_。A只适合于CPU控制的方式;B由统一时序控制的方式;C只适合于外围设备控制的方式;D只适合于主存。12一个16K32位的存储器,其地址线和数据线的总和是B_。14+32=46A48;B46;C36;D32。13某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是A_。1mb/2b=1024kb/2b=512kA512K;B1M;C512KB;D1MB。14以下_

4、B_是错误的。输入输出 4A中断效劳程序可以是操作系统模块; B中断向量就是中断效劳程序的入口地址;C中断向量法可以提高识别中断源的速度;D软件查询法和硬件法都能找到中断效劳程序的入口地址。15浮点数的表示范围和精度取决于_C_ 。A阶码的位数和尾数的机器数形式;B阶码的机器数形式和尾数的位数;C阶码的位数和尾数的位数;D阶码的机器数形式和尾数的机器数形式。16响应中断请求的条件是_B_。A外设提出中断;B外设工作完成和系统允许时;C外设工作完成和中断标记触发器为“1时;DCPU提出中断。17以下表达中_B_是错误的。A取指令操作是控制器固有的功能,不需要在操作码控制下完成;B所有指令的取指令

5、操作都是相同的;C在指令长度相同的情况下,所有指令的取指操作都是相同的;D一条指令包含取指、分析、执行三个阶段。18以下表达中_A_是错误的。A采用微程序控制器的处理器称为微处理器;cpuB在微指令编码中,编码效率最低的是直接编码方式;C在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;DCMAR是控制器中存储地址存放器。19中断向量可提供_C_。A被选中设备的地址; B传送数据的起始地址;C中断效劳程序入口地址;D主程序的断点地址。20在中断周期中,将允许中断触发器置“0的操作由A_完成。A硬件;B关中断指令;C开中断指令;D软件。二、填空题共20分,每空1分1在DMA方式中,CP

6、U和DMA控制器通常采用三种方法来分时使用主存,它们是停止 CPU访问主、周期挪用和DMA和CPU交替访问主存。2设 n = 8 不包括符号位,那么原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。3设浮点数阶码为8位含1位阶符,尾数为24位含1位数符,那么32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为2127(1-223),最小正数为2129,最大负数为2128(-21-223),最小负数为-2127 。4一个总线传输周期包括 a 申请分配阶段 B寻址阶段C传输阶D结束阶段5CPU采用同步控制方式时,控制器使用 机器周 和 节

7、拍 组成的多极时序系统。6在组合逻辑控制器中,微操作控制信号由 指令操作码 、 时序 和 状态条件 决定。三、名词解释共10分,每题2分1机器周期 2周期挪用 3双重分组跳跃进位 4水平型微指令 5超标量 五、简答题15分3某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L4,L2,L3,L0,L1,写出各中断源的屏蔽字。5分中断源屏蔽字0 1 2 3 4L0L1L2L3L4 1 1 0 0 0 0 1 0 0 0 1 1 1 1 0 1 1 o 1 0 1 1 1 1 1 七、设计题10分设CPU共有16根地址线,8根数据线,并用作访存控制信号

8、低电平有效,用作读写控制信号高电平为读,低电平为写。现有以下存储芯片:1K4位RAM,4K8位RAM,2K8位ROM,以及74138译码器和各种门电路,如下列图。画出CPU与存储器连接图,要求:1主存地址空间分配:8000H87FFH为系统程序区;8800H8BFFH为用户程序区。2合理选用上述存储芯片,说明各选几片?3详细画出存储芯片的片选逻辑。计算机组成原理试题2一、选择题共20分,每题1分1冯诺伊曼机工作方式的根本特点是_B_。A多指令流单数据流;B按地址访问并顺序执行指令;C堆栈操作; D存储器按内容选择地址。2程序控制类指令的功能是_C_。A进行主存和CPU之间的数据传送;B进行CP

9、U和设备之间的数据传送;C改变程序执行的顺序; D一定是自动加+1。3水平型微指令的特点是_A_。A一次可以完成多个操作; B微指令的操作控制字段不进行编码;C微指令的格式简短; D微指令的格式较长。4存储字长是指_B_。A存放在一个存储单元中的二进制代码组合;B存放在一个存储单元中的二进制代码位数;C存储单元的个数; D机器指令的位数。5CPU通过_B_启动通道。A执行通道命令;B执行I/O指令;C发出中断请求;D程序查询。6对有关数据加以分类、统计、分析,这属于计算机在_C_方面的应用。A数值计算;B辅助设计;C数据处理;D实时控制。7总线中地址线的作用是_C_。A只用于选择存储器单元;

10、B由设备向主机提供地址;C用于选择指定存储器单元和I/O设备接口电路的地址;D即传送地址又传送数据。8总线的异步通信方式_A_。A不采用时钟信号,只采用握手信号; B既采用时钟信号,又采用握手信号;C既不采用时钟信号,又不采用握手信号;D既采用时钟信号,又采用握手信号。9存储周期是指_C_。A存储器的写入时间; B存储器进行连续写操作允许的最短间隔时间;C存储器进行连续读或写操作所允许的最短间隔时间; D指令执行时间。10在程序的执行过程中,Cache与主存的地址映射是由_C_。A操作系统来管理的;B程序员调度的;C由硬件自动完成的;D用户软件完成。11以下表达_C_是正确的。A外部设备一旦发

11、出中断请求,便立即得到CPU的响应;B外部设备一旦发出中断请求,CPU应立即响应;C中断方式一般用于处理随机出现的效劳请求;D程序查询用于键盘中断。12加法器采用先行进位的目的是_C_ 。A优化加法器的结构;B节省器材;C加速传递进位信号;D增强加法器结构。13变址寻址方式中,操作数的有效地址是_C_。A基址存放器内容加上形式地址位移量;B程序计数器内容加上形式地址;C变址存放器内容加上形式地址;D存放器内容加上形式地址。14指令存放器的位数取决于_B_。A存储器的容量;B指令字长;C机器字长;D存储字长。15在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于A_。A同步控制;B

12、异步控制;C联合控制;D人工控制。16以下表达中_B_是正确的。A控制器产生的所有控制信号称为微指令;B微程序控制器比硬连线控制器更加灵活;C微处理器的程序称为微程序;D指令就是微指令。17CPU中的译码器主要用于_B_ 。A地址译码;B指令译码;C选择多路数据至ALU;D数据译码。18直接寻址的无条件转移指令功能是将指令中的地址码送入_A_。APC; B地址存放器;C累加器;DALU。19DMA方式的接口电路中有程序中断部件,其作用是_C_。A实现数据传送;B向CPU提出总线使用权;C向CPU提出传输结束;D发中断请求。20以下器件中存取速度最快的是 C 。ACache;B主存;C存放器;D辅存。二、填空题共20分,每题1分1完成一条指令一般分为A周期和B周期,前者完成C操作,后者完成D操作。2设指令字长等于存储字长,均为24位,假设某指令系统可完成108种操作,操作码长度固定,且具有直接、间接一次间址、变址、基址、相对、立即等寻址方式,那么在保证最大范围内直接寻址的前提下,指令字中操作码占 A 位,寻址特征位占 B 位,可直接寻址的范围是 C ,一次间址的范围是 D 。3微指令格式可分为A型和B型两类,其中C型微指令用较长的微程序结构换取较短的微指令结构。4在写操作时,对Cache与主存单元同时修改的方法称作A ,假设每次只暂时写入Cach

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 商业计划书

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号