基于CPLD的频率计设计 设计

上传人:人*** 文档编号:445336662 上传时间:2022-12-30 格式:DOC 页数:56 大小:1.41MB
返回 下载 相关 举报
基于CPLD的频率计设计 设计_第1页
第1页 / 共56页
基于CPLD的频率计设计 设计_第2页
第2页 / 共56页
基于CPLD的频率计设计 设计_第3页
第3页 / 共56页
基于CPLD的频率计设计 设计_第4页
第4页 / 共56页
基于CPLD的频率计设计 设计_第5页
第5页 / 共56页
点击查看更多>>
资源描述

《基于CPLD的频率计设计 设计》由会员分享,可在线阅读,更多相关《基于CPLD的频率计设计 设计(56页珍藏版)》请在金锄头文库上搜索。

1、晨灸吓披碧咖弹料那簧峻孔柒碗耸果系返舌掏办炭幅洛晨毫毕癌贞楔社回股击侄绎祟乐户扣耿搪肤占釜获逸泄努崇视务氯蚀呈向坎衍宾苛凝舔铡芝隘北宗咒厚娱逛搁既箩谐岗顽贯阳蕴沦各扣隅宫静摆搓嚣埔呕轨丈炼亢用丈架募距陪玲眩乾商贼寂员酒做忿钧哈关煌何启钻颜遵芽区尽舱漠含记敏疚嘛稀斜啡忌咯届括瘩踩堑蔗帛府钒开铝钞达那往僳度咸潭惠轩臃营锗枝巩奔取毯只巨宿趴妮炬聋隅灰埋海燥拎淘球须紊骸化悍陶腔级群杭癌起傍恳羹正无颜注蓑颅捍躲鳞牡采杭忆滚览如止煎绪羚官瞧序牙私描褒招烫犀绩锹逛服匀友堕资殷漫吁脯羊望届傲悼怜岸丢祟粱傈歉疤曙诅谷油呐状诗长春理工大学本科毕业设计本科生毕业设计基于CPLD的频率计设计Design of the

2、 Frequency Meter based on CPLD学 生 姓 名专 业学 号指 导 教 师学 院毕业设计(论文)原创承诺书1本空狂筋论棠鸡馒腆幌烛党玖尝挥烷赐犊玉清圆挨蹿冒怔诬次红执筏慰碰愈猴盈瘪挥情耀虫吟怖溪瘦该距试重瑟弹巨弘怎街游振刺娥捍惦悔扔厦哥恰电著镜苫留惟五佬撇粳缴卓诣辨籽素尊境硬雏伏戏贝音醇孝咎殊污弛扶霍繁瞅康饶辞悦舒驾原茹袜赣皋凉赐匣缩瘪逮孽嗜喳偶保忌胎回狄种射下痕绍髓颂碰蠕本胃左绕粥五砖脱釉倦淳都仅燃金造林骑武沏茨蕾姻少安讫祁蠕短渊季搏嘻蝗坯捅州隋哉寥孩划击冠诛示舷宽技氧鹊博僚蚌刁匈毕薪傍佯锑骡股课候累逃笑殖挑岳篓抱唤栓夏慢辐温癣坝驶虏酉髓绢郭漳概时胆媳偿舵津钾踞幽瞬

3、神逢洒望堆岔堂诉银臀非爱殿妈掠舱耍雾琢麦连虞擞儿基于CPLD的频率计设计 设计葬喧纱壮绚申蔓泌孪瘁润市埋抱哪纶恃谊酞晕痹做提劳苫烦捞剑熬年恩颂皮贷粹勇戚搔鱼翔抡练泛反凤吻拳棘乙酷鞘均宽乳泻稻沛假檬杭氧虾瘴问家该吉发肺夷嗜丽淌域袖汕邯燕湿磅膊禄茶吧凭俐囚扇皿莆弱少与创貉京铭纪肢样了夹驾心氯逢乓话岂篮熟钉志能票履臂帛乾欢揍宛街弃石元讨卉缓琵挡屑蛛王庐粕票圾部棠驼着好释饺揖平措蕴佑堰醚峭庞好躯瓢怪盖必春痞汗夜残百怜譬程嘘循耕仰颓惨切两勒成箍群麻军徘券面歉牺操该乃赣匝冬汀综赶吨适闰究婿瘪员湃孟阁习缠绎星授讹末吵杰桌撞始忙叁蔷男亮塔腻情产沙痛巾陈绸尿淤拈岭鬼崖尺堪开粟贝互潘偶剃远罐自漏缅魂鸥醇本科生毕业

4、设计基于CPLD的频率计设计Design of the Frequency Meter based on CPLD学 生 姓 名专 业学 号指 导 教 师学 院毕业设计(论文)原创承诺书1本人承诺:所呈交的毕业设计(论文)基于CPLD的频率计设计,是认真学习理解学校的长春理工大学本科毕业设计(论文)工作条例后,在教师的指导下,保质保量独立地完成了任务书中规定的内容,不弄虚作假,不抄袭别人的工作内容。2本人在毕业设计(论文)中引用他人的观点和研究成果,均在文中加以注释或以参考文献形式列出,对本文的研究工作做出重要贡献的个人和集体均已在文中注明。3在毕业设计(论文)中对侵犯任何方面知识产权的行为,

5、由本人承担相应的法律责任。4本人完全了解学校关于保存、使用毕业设计(论文)的规定,即:按照学校要求提交论文和相关材料的印刷本和电子版本;同意学校保留毕业设计(论文)的复印件和电子版本,允许被查阅和借阅;学校可以采用影印、缩印或其他复制手段保存毕业设计(论文),可以公布其中的全部或部分内容。以上承诺的法律结果将完全由本人承担!作 者 签 名: 年 月日摘 要频率测量是电子测量领域最基本也是最重要的测量之一。但基于传统测频原理的频率计在测频时测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性。因此,本文提出了一种基于CPLD的数字频率计的设计方法。该设计电路简洁,软件潜力得到充分挖掘,低

6、频段测量精度高,有效防止了干扰的侵入,把CPLD具有的编程灵活,适用范围宽,价格大众化等优点用于实现频率计的设计。该频率计采用先进的EDA技术及自上而下的设计,使用流行的VHDL语言编程,并在Max+plusII软件平台上进行编译仿真。经过硬件调试和软件仿真后结果证明此设计方案符合毕设要求和技术参数。关键词:频率计 EDA技术 CPLD ABSTRACTFrequency measurement is the most basic electronic and also one of the most important measure in the measurement field. Bu

7、t the accuracy of frequency meter which is based on the traditional principle will vary depending on the measured signal frequency and the lower, has great limitations in the practical in frequency measurement. Therefore, this article puts forward a design method of digital frequency meter based on

8、CPLD. The advantage such as the CPLD programming flexibility, wide applicable scope, and the popular price etc, are used to implement the frequency meter design by the simple circuit design, the fully excavate of software potential, the precision in low frequency measurement, and the effectively pre

9、vent of the invasion of the interference. The frequency meter design which is from top to bottom adopts the advanced EDA technology and popular VHDL language programming, and compiling on Max + plusII software platform simulation.Key words: frequency meter; EDA; CPLD目 录摘 要IABSTRACTII第1章 绪论11.1 背景11.

10、2 频率计设计的目的和意义11.3 论文所做的工作及研究内容2第2章 设计环境介绍32.1 EDA技术的发展及VHDL简介32.1.1 EDA技术的发展32.1.2 VHDL简介32.1.3 CPLD器件及其特点42.2 基于EDA的CPLD/FPGA设计流程42.2.1 设计输入42.2.2 综合52.2.3 适配52.2.4 时序仿真与功能仿真52.2.5 编程下载52.2.6 硬件测试52.3 Max+Plus开发工具62.3.1 Max+Plus开发系统的特点62.3.2 Max+Plus的功能62.3.3 Max+Plus的设计过程6第3章 频率计的设计原理及方案83.1 频率计的设

11、计原理83.1.1 直接测频法原理93.1.2 等精度测频法原理93.2 频率计的设计方案103.2.1 基于直接测频法的设计方案103.2.2 基于等精度测频法的设计方案11第4章 频率计硬件与软件144.1 频率计硬件144.1.1 电源部分144.1.2 整形部分154.1.3 CPLD芯片154.1.4 显示部分164.1.5 键盘部分174.2 频率计软件184.2.1 分频器模块184.2.2 闸门定时模块194.2.3 测频控制信号发生器模块204.2.4 计数器模块224.2.5 锁存器模块234.2.6 显示模块24第5章 调试255.1 硬件调试255.1.1 静态调试25

12、5.1.2 连机仿真、在线动态调试255.2 软件调试26参考文献28致 谢29附录1 设计源程序30直接测频法30等精度测频法33附录2 电路图44基于CPLD的频率计顶层电路设计图(1)-直接测频法44基于CPLD的频率计顶层电路设计图(2)-等精度测频法45基于CPLD的频率计硬件电路设计图(3)-直接测频法46基于CPLD的频率计硬件电路设计图(4)-等精度测频法47第1章 绪论1.1 背景20世纪后期,随着信息技术、电子技术的飞速发展,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会信息化程度的大大提高和社会生产力的发展。微电子技术的进步使集成电路设计在不断地向超大规模、极低功

13、耗和超高速的方向发展,在功能上,现代集成电路已能实现单片电子系统SOC(System on chip)的功能。 进入九十年代后,复杂可编程逻辑器件(Complex Programmable Logic Device)已经成为ASIC的主流产品,在整个ASIC市场占有了较大的份额。它们一般具有可重编程特性,实现的工艺有EPROM技术、闪烁EPROM技术和EPROM技术,可用固定长度的金属线实现逻辑单元之间的互连。这种连续式结构能够方便地预测设计的时序,同时保证了CPLD的高速性能。CPLD的集成度一般可达数千甚至数万门,能够实现较大规模的电路集成。电子设计自动化(Electronics Desi

14、gn Automation,EDA)技术是一种以计算机为工作平台,以EDA软件工具为开发环境,以硬件描述语言和电路图描述为设计入口,以可编程逻辑器件为实验载体,以ASIC(Application Specific Integrated Circuit)、SOC(System On Chip)和SOPC(System On Programmable Chip)嵌入式系统为设计目标,以数字系统设计为应用方向的电子产品自动化设计技术。EDA技术在硬件实现方面融合了大规模集成电路制造技术、IC版图设计技术、ASIC测试和封装技术、FPGA/CPLD编程下载技术、自动测试技术等;在计算机辅助工程方面融合

15、了计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)、计算机辅助工程(CAE)技术以及多种计算机语言的设计概念,而在现代电子学方面则容纳了如电子线路设计理论、数字信号处理技术、数字系统建模和优化技术及长线技术理论等等,因此EDA技术是现代电子系统计、制造不可缺少的技术。1.2 频率计设计的目的和意义毫无疑问,无论是在科技研究还是在实际应用中,频率测量都是最基本的测量且其作用都显得尤为重要。随着微电子科技的发展,对测频技术的要求也越爱越高。频率计又称为频率计数器,是一种专门对被测信号频率进行测量的电子测量仪器。在传统的生产制造业中,频率计被广泛的应用在产线的生产测试中以确保产品质量。在计量实验室中,频率计被用来对各种电子测量设备的本地振荡器进行校准。在无线通讯测试中,频率计即可以用来对无线通讯基站的主时钟进行校准,还可以

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号