东华大学数字的电路课程设计书的_数字的频率计

上传人:hs****ma 文档编号:432810362 上传时间:2023-12-08 格式:DOC 页数:14 大小:1.04MB
返回 下载 相关 举报
东华大学数字的电路课程设计书的_数字的频率计_第1页
第1页 / 共14页
东华大学数字的电路课程设计书的_数字的频率计_第2页
第2页 / 共14页
东华大学数字的电路课程设计书的_数字的频率计_第3页
第3页 / 共14页
东华大学数字的电路课程设计书的_数字的频率计_第4页
第4页 / 共14页
东华大学数字的电路课程设计书的_数字的频率计_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《东华大学数字的电路课程设计书的_数字的频率计》由会员分享,可在线阅读,更多相关《东华大学数字的电路课程设计书的_数字的频率计(14页珍藏版)》请在金锄头文库上搜索。

1、word数字电路课程设计第一章设计指标. P2设计指标.第二章 系统概述.P3 第三章 单元电路设计与分析.P4 第四章 电路的组构与调试. P74.1 遇到的主要问题. 4.2 现象记录与原因分析. 4.3 解决措施与效果 4.4 功能的测试方法、步骤、设备、记录的数据第五章 完毕语.P11 . 5.2 总结设计的收获与体会. 附图(电路图、电路总图) P12第一章设计指标在生产实践和科学实验中,经常需要测量信号的频率。数字频率计就是用数字方式测量和显示被测信号频率的仪器。实用的数字频率可以测量多种不同的周期波形。 设计要求 要求设计一个测量TTL方波信号频率的数字系统。用按键选择测量信号频

2、率。测量值采用四个LED七段数码管显示,并以发光二极管指示测量对象:测量的单位 HZ khz。频率测量X围有四档量程。(1) 测量结果显示4位有效数字,测量结果显示四位有效数字。测量精度为万分之一。(2) 频率测量X围:0.1hz999.9khz,分四档。 第三档:10.00khz99。99khz(3) 量程切换可以采用两个按键手动切换或由电路控制自动切换。设计思想数字频率计的根本原理是测量周期信号在单位时间内的信号周波数。主要电路为计数器需要控制的是计数器的输入脉冲。显然切换被测信号的时基信号的路径就可以实现数字频率记测量功能的转换。由于测量结果以十进制显示,为了显示译码方便,一般采用十进制

3、计数器级联构成信号测试电路。本设计要求频率测量结果以四位有效数字显示,所以可以采用四个十进制计数器级联构成莫为10000的极术器对被测信号计数,最大值为9999.四个计数器的4组BCD码译码后显示的结果。第二章 系统概述总体思想可以分为五块:1. 量程选择包含小数点以与单位控制2. 单稳态触发器3. 计数器和锁存器4. 译码显示5. 分频计该设计通过单稳态触发器输出的清零信号和锁存信号控制译码的显示量程通过操作台上的两个按键组合成2x2种组合,同时控制多个74153M芯片达到同时控制时基信号,档位,小数点,单位指示灯的选择分别反应到分频器,单稳态触发器等各个模块的控制段,达到时基信号,档位,小

4、数点,单位指示灯一一对应的效果然后通过计数器,锁存器,以与译码显示,最终在操作台的四位七段显示器上显示结果第三章 单元电路设计与分析各单元电路的选择以与原理简要分析1. 量程选择包含小数点以与单位控制电路如上图,A,B两个输入端子同时对档位,小数点,以与单位控制端。单稳态电路如上,输出锁存端Y,然后Y通过一个D触发器产生一个延时一个周期的清零信号,因为计数器和锁存器的级联,必先锁存有效,再对计数器进展清零,所以清零信号要延时于锁存信号。3. 计数器和锁存器计数器如如下图,用四个74160十进制计数器进位输出端RCO通过一个非门进展级联,构成一个10000进制计数器,其中第一个74160的仿真图

5、也在下面锁存器:锁存器采用两个74374进展对四个74160输出的16个二进制数字进展锁存其中引出清零段和锁存端,4. 译码显示采用四位动态扫描:当选着段AB选择不同的值时,分别从四片74153M中选择出同一下标的数据 6. 分频器,分频器分为两个模块,一个是DIV8,即把10MHZ的信号依次分频10,最后能够达到0.1HZ的频率。另一个是通过芯片达到任意进制的分频器根底要求当中的8分频和四分频第四章 电路的组构与调试4.1 遇到的主要问题我在这个设计电路当中,设计,调试比拟顺利,唯一让我陷入困境的问题是,当输入某一频率时,显示器不能直接显示最终结果。4.2 现象记录与原因分析问题现象1:显示

6、器乱码问题现象1:显示器一直显示0问题现象2:例如输入为500赫兹频率的信号时,显示器从0000由一递增开始快速跳到500然后瞬间清零,达不到锁存目的。分析:锁存器输出段和显示器的连接端口不对,并且电路当中的锁存器的锁存信号没有在应该有效的时候令锁存器达到锁存目的,故我着重检查计数锁存电路4.3 解决措施与效果对于问题一,在仔细对照大课题前的四位动态扫描小实验当中的引脚接入,发现,一个74160所输出的4为二进制码并不是全部接入显示电路当中的同一片74153M芯片,导致乱码,而是应该分别接入四片74153M芯片。在重新接入对应的引脚后,显示器不再显示乱码,却出现问题现象二对于问题现象2。在仔细

7、检查电路之后,发现单稳态输出的锁存通过非门接入锁存器锁存段导致显示一直存在于0000,而后去掉了非门,结果照成问题现象3.针对问题现象3措施1.修改单稳态电路,一共设计了以下的新的单稳态方案仿真波形:虽然是清零信号延时于锁存信号,但理论上会带来一定的误差,不过应该还是能大致正确显示频率数,结果接入新的单稳态芯片后,发现问题没有解决,依旧是显示器从0000由一递增开始快速跳到500然后瞬间清零,达不到锁存目的。措施二,发现74373的锁存端是高电平有效,于是在高频率的信号输入下,锁存的时间跟清零时间非常接近导致锁存失败。提出新的才想:如果换成74374锁存信号上升沿有效的锁存器。会不会解决问题,

8、于是把原先锁存电路当中的74373换成74373.结果正常实现。问题解决,在全部连接入其他局部的电路后,达到课程设计的根底要求拓展要求方面对于拓展要求二当中的实现多种频率信号,开始觉得采用不同分频的分频器就能达到效果,于是利用741690的置位端以与4个按钮达到多分频的目的。结果调试发现,某些频率的第一位有效数字重复,达不到1-9的目的。于是采用74161 十六进制计数器进展分频,发现能实现1-9当中大局部的情况,唯独“4不能出现,分析发现,74161进制达不到25分频。于是提出了以下两个解决方案方案一:采用两片74161进展级联,构成16X16进制分屏器,然后最高位都置为1,低五位通过5个按

9、键进展组合。能够组合出25进制分频器,达到出现“4的 效果。但仍旧发现依旧显示不出“4的效果,失败。方案二:在原先一片74161的情况下,输出信号通过一个D触发器,在次达到二分频的效果,但在纸上演示的时候,发现,“4能够输出,但采用这个方案之后,“9却不能输出了。方案二失败。4.4 功能的测试方法、步骤、设备、记录的数据1.四位动态显示器的测试方法:遮住显示屏,采用自己设计的组合的真值表进展组合,达到自己想要的输出字符。2对于计数器-锁存器-显示器局部,先输入个低频测试信号,例如1hz,观察显示器是否从0一直跳到9,并在低位由9变0的时候,高位进1成功。3.接入单稳态触发器,让清零段和锁存端接

10、入单稳态的输出信号,并输入500赫兹看能否正确稳定显示05004.接入量程控制,切换AB键组合看能否显示0.500 00.50 000.5,并对应的单位指示灯是否正确亮灭。5.最后电路。通过一个外接的函数信号发生器,调节在四档量程内的频率,查看显示器的显示数值跟信号发生器的显示是否一致附上根底要求以与拓展要求2的测试表格:第五章 完毕语这次的设计题目其实很有综合性,能够用上我们在数电课上所学的大局部知识,但还有一些知识点也应该涉与到,例如:TTL门的应用,时序逻辑电路的运用,以与ROM的编程引用,这样能加强我们所学知识的联系,运用,实践的能力,并应该整体电路以与设计方案都让学生自己设计,这样我

11、相信能够涌现出更多有新奇创意的设计方案,百花齐放。进一步改良:其实对于拓展要求1,我们可以构思一个时序逻辑电路,通过画状态转换图,状态转换表等一系列根底分析方法,构建出合理电路。对于拓展要求二,其实我们可以运用ROM的编程达到设计要求,这有待我们进一步的思考,学习和实践。付上各个局部的电路图详细电路图在第三章集成该局部的芯片图:1. div82.7seg七段显示4.计数器JSQ6.小数点,量程,单位指示灯控制芯片7. 分频器芯片8. 根底要求总电路9. 扩展要求芯片具体电路图在第四章10. 拓展要求电路总图同根底电路图,只不过把根底总图当中的分频器FENPINQI芯片换成拓展芯片kuozhan /

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号