数字电子技术复习基础题

上传人:pu****.1 文档编号:431731298 上传时间:2022-07-31 格式:DOC 页数:23 大小:1.82MB
返回 下载 相关 举报
数字电子技术复习基础题_第1页
第1页 / 共23页
数字电子技术复习基础题_第2页
第2页 / 共23页
数字电子技术复习基础题_第3页
第3页 / 共23页
数字电子技术复习基础题_第4页
第4页 / 共23页
数字电子技术复习基础题_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《数字电子技术复习基础题》由会员分享,可在线阅读,更多相关《数字电子技术复习基础题(23页珍藏版)》请在金锄头文库上搜索。

1、1 离散的,不连续的信号,称为( B )A、模拟信号 B、数字信号2 组合逻辑电路通常由( A )组合而成。A、门电路 B、触发器 C、计数器3 十六路数据选择器的地址输入(选择控制)端有( C )个A、16 B、2 C、4 D、84 一位8421BCD码译码器的数据输入线与译码输出线的组合是( C )A、4:6 B、1:10 C、4:10 D、2:45 能实现脉冲延时的电路是( B )A、多谐振荡器 B、单稳态触发器 C、施密特触发器68线3线优先编码器的输入为 ,当优先级别最高的有效时,其输出 的值是( C ) A、111 B、010 C、000 D、1017JK触发器在CP作用下,若状态

2、必须发生翻转,则应使( B )A、J=K=0 B、J=K=1 C、J=O,K=18有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A )A、10110110110010000000 B、101101010010000100009有一位二进制数码需要暂时存放起来,应选用( A )A、触发器 B、2选1数据选择器 C、全加器10EPROM是指( D )A、随机读写存储器 B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器11. 下列各式中的四变量A、B、C、D的最小项是: A 。 (A)ABCD (B)AB(C+D) (C)+

3、B+C+ (D)A+B+C+D12. Y=的反函数为 A 。 (A)= (B)= (C)= (D)=13. 四个逻辑变量的取值组合共有 B 。 (A)8 (B)16(C)4 (D)1514. 已知逻辑函数F(A,B)ABAB,是函数值为1的A,B取值组合是: C 。 (A)00,11 (B)01,00 (C)01,10 (D)01,1115. 20488位RAM芯片,其数据线的个数是: B 。 (A)11 (B)8 (C)14 (D)21116离散的,不连续的信号,称为( B )。A模拟信号 B.数字信号17组合逻辑电路通常由( A )组合而成。 A门电路 B.触发器 C.计数器188线3线优

4、先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( C )。 A111 B.010 C.000 D.10119十六路数据选择器的地址输入(选择控制)端有( C )个。 A16 B.2 C.4 D.820一位8421BCD码译码器的数据输入线与译码输出线的组合是( C )。 A4:6 B.1:10 C.4:10 D.2:421常用的数字万用表中的A/D转换器是( B )。 A逐次逼近型ADC B.双积分ADC C.并联比较型ADC22ROM属于( A )。 A组合逻辑电路 B.时序逻辑电路23有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作

5、用下,四位数据的移位过程是( A )。 A.1011-0110-1100-10000000 B.1011-0101-0010-0001000024、若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。 A.5 B.6 C.10 D.5025、在下列逻辑电路中,不是组合逻辑电路的有( D )。A.译码器 B.编码器 C.全加器 D.寄存器26、多谐振荡器可产生( B )。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波27、以下电路中可以实现“线与”功能的有( C )。A. TTL与非门 B.三态输出门 C.OC门28、一个 4 位移位寄存器可以构成最长计数器的长度是( C )

6、。 A.8 B.12 C.15 D.16 29、满足特征方程 的触发器称为( C )。A、D触发器 B、JK触发器 C、T/触发器30、施密特触发器有( C )个稳定状态,多谐振荡器有( B)个稳定状态,单稳 态触发器有( A)个稳定状态。 A. 0 B.1 C.2 D.331、多谐振荡器可产生( B )。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波32、石英晶体多谐振荡器的突出优点是( C )。A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭33、以下各电路中,( B )可以产生脉冲定时。 A. 多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器34、三态门

7、输出高阻状态时,( B )是正确的说法。A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动35、对于TTL与非门闲置输入端的处理,可以( A )。A.接电源 B.通过电阻3k接电源 C.接地 D.与有用输入端并联36、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( A )。A. 微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽37、以下电路中常用于总线应用的有( A )。A.TSL门(三态门) B.OC门 C.CMOS传输门 D.CMOS与非门38、下面几种逻辑门中,可以用作双向开关的是。( A )ACMOS传输门 B或非门异或门39、能实现脉冲延

8、时的电路是:( B )A多谐振荡器 B单稳态触发器施密特触发器40只能读出数据,不能更改数据的存储器是( B )ARAMBROMCPROMDEPPROM4110244位的RAM芯片,其他地址线的个数为( C )A4B8C10D21042EPPROM是指( D )A随机读写存储器B可编程逻辑器件C可编程只读存储器D可擦除可编程只读存储器43将2561位的ROM扩大为10248位ROM,共需( A )片2561位的ROMA32B10C16D6444已知某计算机的内存设置有32根地址线,16位并行输入/输出数据线,则它的最大存储量是( B )位A3216B23216C21616D2163245用RO

9、M实现逻辑设计时,要求ROM的与阵列必须产生( ),而用PLA实现逻辑设计时,只要产生( A )An变量的2n个最小项;n个与项Bn变量的2n个最大项;n个或项Cn变量个与项;n变量的2n个最小项Dn个或项;2n个或项46、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。 A.5 B.6 C.10 D.5047、一个16选一的数据选择器,其地址输入(选择控制输入)端有 C 个。 A.1 B.2 C.4 D.1648、下列各函数等式中无冒险现象的函数式有 D 。 A. B. C. D. E.49、函数,当变量的取值为 A、D 时,将出现冒险现象。 A.B=C=1 B.B=C=0

10、 C.A=1,C=0 D.A=0,B=050、四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y= A 。A. B. C. D.51、一个8选一数据选择器的数据输入端有 E 个。A.1 B.2 C.3 D.4 E.852、在下列逻辑电路中,不是组合逻辑电路的有 D 。A.译码器 B.编码器 C.全加器 D.寄存器53、八路数据分配器,其地址输入端有 C 个。A.1 B.2 C.3 D.4 E.854、组合逻辑电路消除竞争冒险的方法有 A 。A修改逻辑设计 B.在输出端接入滤波电容C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰55、用四选一数据选择器实现函数Y=,应使 A

11、 。A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=056、用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=,应 A 。A.用与非门,Y= B.用与门,Y=C.用或门,Y= D.用或门,Y=57、当编码器 74LS147 的输入端 I 1 、 I 5 、 I 6 、 I 7 为低电平,其余输入端为高电平时,输出信号为 D 。 A.1110 B.1010 C.1001 D.100058. 引起组合逻辑电路中竞争与冒险的原因是( )A、逻辑关系错; B、 干扰信号;C、电路延时; C、电源不稳定。59. 组合逻辑电路通常由( )组合而成。A. 门电路 B. 触发器 C. 计数器 D. 寄存器60. 指出下列各式中哪个是四变量、的最小项( )A、;B、;C、;D、 61. 83线优先编码器(74LS148)中,8条输入线同时有效时,优先级最高为I7线,则 输出线的性质是( ) A. 000 B. 010 C. 101 D. 11162. 七段显示译码器是指( )的电路。A. 将二进制代码转换成09个数字 B. 将BCD码转换成七段显示字形信号C. 将09个数转换成BCD码 D. 将七段显示字形信号转换成BCD码63. 逻辑数F=A+A+B,当变量的取值为( )时,将出现冒险

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 建筑资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号