10年考试试题1答案

上传人:ni****g 文档编号:431539880 上传时间:2024-01-17 格式:DOC 页数:8 大小:355KB
返回 下载 相关 举报
10年考试试题1答案_第1页
第1页 / 共8页
10年考试试题1答案_第2页
第2页 / 共8页
10年考试试题1答案_第3页
第3页 / 共8页
10年考试试题1答案_第4页
第4页 / 共8页
10年考试试题1答案_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《10年考试试题1答案》由会员分享,可在线阅读,更多相关《10年考试试题1答案(8页珍藏版)》请在金锄头文库上搜索。

1、黑龙江科技学院考试试题答案 第 08-1套课程名称:电子技术基础(数字部分) 适用专业:计算机 编号:命 题 者: 范爱华 室 主 任: Page 5 of 8一、回答解释下列问题:(20分)1、答: 周期为:10-4秒 又 占空比为:2510-610-4=252、答:所求如下:时序数据时间时间10-7s1111111111000000时序信号的周期为:10-7秒3、解:所求如下图。4、答:、 当所有输入都是高电平时,与非门的输出为逻辑低电平;、 只要有一个或多个输入为高电平,则或非门输出为低电平;、 当两个输入不同时,异或门输出为高电平;、 当两个输入不同时,异或非门输出为低电平;5、答:#

2、、先观察表达式中是否有原变量与反变量均存在的变量: 该表达式中,变量A、B、C均有对应反变量存在;#、分别确定变量A、B、C、D是否存在逻辑冒险: A:令D=0,B=C=1时表达式变为;故存在偏1型逻辑冒险; B:无论变量A、D、C取何值均不能使表达式出现形式。因此变量B不出现逻辑冒险。 同样方法可证明变量C、D不会出现逻辑冒险。#、观察表达式,可知消除逻辑冒险可加冗余项: 对变量A的冗余项为: ;即消除逻辑冒险的表达式为:6、答:、电路:输入量输出量S RQn+1 /Qn+10 00 11 01 1Qn /Qn0 11 00 0功能表:状态方程:状态图:S=0,R=1S=1,R=001S=0

3、R=0S=0R=0、电路:输入量输出量S RQn+1 /Qn+10 00 11 01 11 11 00 1Qn /Qn功能表:状态方程:状态图:S=1,R=0S=0,R=101S=1R=1R=1S=1、复位就是使电路的输出端Q=0。能使电路输出为0的输入端称为复位端,用R表示。 置位就是使电路的输出端Q=1。能使电路输出为1的输入端称为置位端,用S表示。二、答:(20)解:这个电路比较复杂,先将各门电路的输出写出来:逻辑表达式不能直白的表明该电路的文字功能说明,列出真值表归纳再表述。A B CFA B CF0 0 001 0 010 0 111 0 100 1 011 1 000 1 101

4、1 11可见,当输入变量状态为奇数个1时输出为1;当输入变量状态为偶数个1时输出为0;则该电路为三变量奇偶校验电路。 三、答:(20)分析过程: 这是由三个付边沿触发的J-K触发器组成的同步时序逻辑电路。1、根据给定电路,写出激励方程: 2、根据J-K触发器的特性方程,写出该电路的状态方程:3、根据输出方程和状态方程,可以得到状态转移表和状态转移图:状态转移表:Q2n Q1n Q0nQ2n+1 Q1n+1 Q0n+10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 1 10 1 01 0 10 0 11 1 11 1 00 1 10 1 1状态转移图:0473

5、1256Q2nQ1nQ0nCP的下降沿4、通过观察状态转移表和状态转移图可得该电路的功能文字描述: 根据状态表或状态转移图可知,该计数器在五种状态下循环,是模值等于5的五进制计数器,不过计数状态不是二进制的递增或递减,属于任意编码计数器的范畴;能够自启动(无论何状态均能进入循环中);四、答:1、编码器(Encoder):*、定义:将所要处理的信息或数据赋予二进制代码的过程称为编码,实现编码功能的电路称为编码器。*、框图与特点:m-n编码器编码器框图m个输入端子n个输出端子特点:由于n位二进制代码有2n个取值组合,可以表示2n种信息,所以输出n位代码的编码器可有m2n个输入信号端,故编码器输入端

6、比输出端多。2、译码器(Decoder):*、定义:译码是编码的逆操作,是将每个代码所代表的信息翻译过来,还原成相应的输出信息,实现译码功能的逻辑电路称作译码器。*、框图与特点:n-m译码器译码器框图n个输入端子m个输出端子特点:输入端子个数与输出端子个数满足关系:m2n;M个输出量在译码器工作时仅有一个是“另类”;常用的译码器有二进制译码器(m=2n)、二/十进制译码器(m2n)、和数字显示译码器三种3、数据选择器(Multiplexer):*、定义:数据选择器又称为多路选择器,简称MUX。*、框图与特点:I0I1I2n-1n位通道选择信号数据输出数据选择器MUX多路数据输入数据选择控制信号

7、数据输出信号特点:它能够从多路输入数据中选择一路输出,选择哪一路由当时的控制信号决定,其功能类似于单刀多掷开关。4、全加器(full-adder):#、定义:是一种完成两个二进制位(即比特)和输入进位的加法,并产生和项与进位项的逻辑电路。#、全加器的符号和真值表:BCinAHCoutA B CinH CoutA B CinH Cout0 0 00 0 10 1 00 1 10 01 01 00 11 0 01 0 11 1 01 1 11 00 10 11 1A、B为两个求和输入比特;Cin为进位输入;H为和项;Cout为进位输出。#、逻辑表达式与电路实现:5、寄存器:#、寄存器是计算机和其他

8、数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。一个触发器能存储1位二进制代码,所以要存储n位二进制代码的寄存器就需要用n个触发器组成。6、计数器:#、计数器是数字电子中最重要的一种时序电路。计数器不仅能够用来对事件进行计数,而且能够用来设置时序逻辑电路中的操作顺序。计数器还应用在各种电路中,例如模数转换器、算术电路、波形发生器、键盘编码器和分频器等。#、数字计数器是由相互连接的触发器构成的。计数器的基本功能是响应一系列输入脉冲(称为时钟)从而遍历一系列预定的二进制状态。触发器的数量以及它们互连的方式决定了计数器序列中的状态个数。五、答:、 在已知加数与被加数及最低位进位信号时,直接生成加法运算时的各位进位信息的数字电路,称为超前进位信号生成器。 、 由全加器的定义知道: 所以: 、电路实现及表示符号如下图所示:+电路原理图A3B3G3P3+A2B2G2P2+A1B1G1P1+A0B0G0P0C-1C0C1C2C34比特进位信号生成器A03B03C-1C03符号图

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 幼儿/小学教育 > 小学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号