74HC595完整中文资料

上传人:人*** 文档编号:431528500 上传时间:2023-10-29 格式:DOC 页数:6 大小:36.50KB
返回 下载 相关 举报
74HC595完整中文资料_第1页
第1页 / 共6页
74HC595完整中文资料_第2页
第2页 / 共6页
74HC595完整中文资料_第3页
第3页 / 共6页
74HC595完整中文资料_第4页
第4页 / 共6页
74HC595完整中文资料_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《74HC595完整中文资料》由会员分享,可在线阅读,更多相关《74HC595完整中文资料(6页珍藏版)》请在金锄头文库上搜索。

1、74HC595芯片是一种串入并出的芯片,在电子显示屏制作当中有广泛的应用。74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、关、断状态。三态。特点 8位串行输入 8位串行或并行输出 存储状态寄存器,三种状态 输出寄存器可以直接清除 100MHz的移位频率 输出能力 并行输出,总线驱动 串行输出;原则 中档规模集成电路应用 串行到并行的数据转换 Remote control holding register. 描述 595是告诉的硅构造的CMOS器件, 兼容低电压TTL电路,遵守JEDEC原则。 595是具有8位移位寄存器和一种存储器,三态输出功能。 移位寄存器和存储器是分别的

2、时钟。数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一种脉冲。 移位寄存器有一种串行移位输入(Ds),和一种串行输出(Q7),和一种异步的低电平复位,存储寄存器有一种并行8位的,具有三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。 CPD决定动态的能耗, PDCPDVCCf1+(CLVCC2f0) F1输入频率,CL输出电容 f0输出频率(MHz) Vcc=电源电压 引脚阐明符号引脚描述 内部构造结合引脚阐明就能不久理解 595的工作状况引脚功能表: 管脚编号 管脚名 管脚定义功能1、2、3、4、

3、5、6、7、15 QAQH 三态输出管脚 8 GND 电源地 9 SQH 串行数据输出管脚 10 SCLR 移位寄存器清零端 11 SCK 数据输入时钟线 12 RCK 输出存储器锁存时钟线 13 OE 输出使能 14 SI 数据线 15 VCC 电源端 真值表: 输入管脚 输出管脚 SI SCKSCLRRCKOEX X X X H QAQH 输出高阻 X X X X L QAQH 输出有效值 X X L X X 移位寄存器清零 L 上沿 H X X 移位寄存器存储L H 上沿 H X X 移位寄存器存储H X 下沿 H X X 移位寄存器状态保持 X X X 上沿 X 输出存储器锁存移位寄存

4、器中的状态值 X X X 下沿 X 输出存储器状态保持 74595的数据端:QA-QH: 八位并行输出端,可以直接控制数码管的8个段。QH: 级联输出端。我将它接下一种595的SI端。SI: 串行数据输入端。74595的控制端阐明:/SRCLR(10脚): 低点平时将移位寄存器的数据清零。一般我将它接Vcc。SRCK(11脚):上升沿时数据寄存器的数据移位。QA-QB-QC-.-QH;下降沿移位寄存器数据不变。(脉冲宽度:5V时,不小于几十纳秒就行了。我一般都选微秒级)RCK(12脚):上升沿时移位寄存器的数据进入数据存储寄存器,下降沿时存储寄存器数据不变。(一般我将RCK置为低电平,) 当移

5、位结束后,在RCK端产生一种正脉冲(5V时,不小于几十纳秒就行了。我一般都选微秒级),更新显示数据。/G(13脚): 高电平时严禁输出(高阻态)。如果单片机的引脚不紧张,用一种引脚控制它,可以以便地产生闪烁和熄灭效果。比通过数据端移位控制要省时省力。注:1)74164和74595功能相仿,都是8位串行输入转并行输出移位寄存器。74164的驱动电流(25mA)比74595(35mA)的要小,14脚封装,体积也小某些。2)74595的重要长处是具有数据存储寄存器,在移位的过程中,输出端的数据可以保持不变。这在串行速度慢的场合很有用处,数码管没有闪烁感。与164只有数据清零端相比,595还多有输出端

6、时能/严禁控制端,可以使输出为高阻态。3)595是串入并出带有锁存功能移位寄存器,它的使用措施很简朴,在正常使用时SCLR为高电平, G为低电平。从SER每输入一位数据,串行输595是串入并出带有锁存功能移位寄存器,它的使用措施很简朴,如下面的真值表,在正常使用时SCLR为高电平, G为低电平。从SER每输入一位数据,串行输入时钟SCK上升沿有效一次,直到八位数据输入完毕,输出时钟上升沿有效一次,此时,输入的数据就被送到了输出端。入时钟SCK上升沿有效一次,直到八位数据输入完毕,输出时钟上升沿有效一次,此时,输入的数据就被送到了输出端。 其实,看了这样多595的资料,觉得没什么难的,核心是看懂

7、其时序图,说究竟,就是下面三步(引用): 第一步:目的:将要准备输入的位数据移入74HC595数据输入端上。 措施:送位数据到 P1.0。 第二步:目的:将位数据逐位移入74HC595,即数据串入 措施:P1.2产生一上升沿,将P1.0上的数据移入74HC595中.从低到高。 第三步:目的:并行输出数据。即数据并出 措施:P1.1产生一上升沿,将由P1.0上已移入数据寄存器中的数据 送入到输出锁存器。 阐明: 从上可分析:从P1.2产生一上升沿(移入数据)和P1.1产生一上升沿 (输出数据)是二个独立过程,实际应用时互不干扰。即可输出数据的 同步移入数据。 而具体编程措施为 如:R0中寄存3F

8、H,LED数码管显示“0” ;*接口定义: DS_595 EQU P1.0 ;串行数据输入(595-14) CH_595 EQU P1.2 ;移位时钟脉冲(595-11) CT_595 EQU P1.1 ;输出锁存器控制脉冲(595-12) ;*将移位寄存器内的数据锁存到输出寄存器并显示OUT_595: CALL WR_595 ;调用移位寄存器接受一种字节数据子程序 CLR CT_595 ;拉低锁存器控制脉冲 NOP NOP SETB CT_595 ;上升沿将数据送到输出锁存器,LED数码管显示“0” NOP NOP CLR CT_595 RET ;*移位寄存器接受一种字节(如3FH)数据子程

9、序 WR_595: MOV R4,#08H ;一种字节数据(8位) MOV A,R0 ;R0中寄存要送入的数据3FH LOOP: ;第一步:准备移入74HC595数据 RLC A ;数据移位 MOV DS_595,C ;送数据到串行数据输入端上(P1.0) ;第二步:产生一上升沿将数据移入74HC595 CLR CH_595 ;拉低移位时钟 NOP NOP setb CH_595 ;上升沿发生移位(移入一数据) DJNZ R4,LOOP ;一种字节数据没移完继续 RET 而其级联的应用 74HC595重要应用于点阵屏,以16*16点阵为例:传送一行共二个字节(16位) 如:发送的是06H和3F

10、H。其措施是: 1.先送数据3FH,后送06H。 2.通过级联串行输入后,3FH在IC2内,06H在IC1内。应用如图二 3.接着送锁存时钟,数据被锁存并出目前IC1和IC2的并行输出口上显示。 编程措施: 数据在30H和31H中 ;MOV 30H,#3FH ;MOV 31H,#06H ;*接口定义: DS_595 EQU P1.0 ;串行数据输入(595-14) CH_595 EQU P1.2 ;移位时钟脉冲(595-11) CT_595 EQU P1.1 ;输出锁存器控制脉冲(595-12) ;*串行输入16位数据 MOV R0,30H CALL WR_595 ;串行输入3FH nop NOP MOV R0,31H CALL WR_595 ;串行输入06H NOP NOP SETB CT_595 ;上升沿将数据送到输出锁存器,显示 NOP NOP CLR CT_595 RETMC74HC595A涉及一种8位移位寄存器和一种8位D型锁存器和三态并行输出。移位寄存器接受串行数据并提供串行输出。移位寄存器也提供并行数据输出和8位锁存器。移位寄存器和锁存器均有独立的时钟输入。这个IC还具有异步复位的功能。HC595A可以直接和CMOS MPU的和MCU的SPI接口进行连接。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号