微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题

上传人:M****1 文档编号:429868436 上传时间:2024-01-24 格式:DOC 页数:35 大小:106.50KB
返回 下载 相关 举报
微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题_第1页
第1页 / 共35页
微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题_第2页
第2页 / 共35页
微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题_第3页
第3页 / 共35页
微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题_第4页
第4页 / 共35页
微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题_第5页
第5页 / 共35页
点击查看更多>>
资源描述

《微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题》由会员分享,可在线阅读,更多相关《微机原理与接口技术第二版马维华著科学出版社课后答案第2章习题(35页珍藏版)》请在金锄头文库上搜索。

1、选择题(1)(1) 某处理器具有64GB 的寻址能力,则该处理器具有的地址线条数是( 36条)。A. 36条D. 24条G. 34条B. 6条 C. 20条E. 3条 F. 16条选择题(2)(2) 当RESET信号进入高电平状态后,将使 8086/8088 微处理器的(CS)寄存器为FFFFH。A. CS B. ES C. IP D. BP E. SS F. FLAGS G. DI选择题(3)(3) 8086/8088 与外设进行数据交换时,经常会在(状态间插入等待周期。)A. T1和T2 B. T2和T3 C. T3和T4 D.随机选择题(4)(4) 8086/8088 的基本总线周期可分

2、为( )个时钟周期。A. 6 B. 5 C. 4 选择题(5)(5) 80486 内部采用的指令流水线具有的级数为(5)。A. 6 B. 5 C. 4 D. 3 E. 2 F. 1选择题(7)(7) Prntium 处理器的超标量结构中指令流水线的个数和流水线的级数分别为(2和)。A. 1和5 B. 2和5 C. 2和8 D. 2和14选择题(8)(8) 一个存储器页包括的字节数为()。A. 4Byte B. 4K C. 1M D. 4ME. 4G选择题(9)(9) Pentium /Pentium Pro/Pentium II的外部数据总线的条数为( )。A. 16 B. 32 C. 36

3、D. 64填充题(1)(1) 8086/8088 处理器在执行指令中所需操作数地址由( )计算出( )位偏移量,送( ),由( )最后形成一个( )位的( )地址。填充题(2)(2) 8086/8088 系统中,可以有 ( )个段地址,任意相邻的两个段地址最少相距(16 )个存储单元。填充题(3)(3)80286内部( )四部分组成。填充题(4)(4) 80286比8086的标志寄存器多定义了两个标志位,即(NT)和(IOPL IOPLIO),它们只有在()模式下使用,在(没有意义。保护实)模式下填充题(5)(5) 80286 中新增设了一个位的寄存器,但只使用低164位,称之为(MSW状)。

4、态寄存器填充题(6)(6) MMX 所具有的三大特点分别是(SIMD型指令) 、(积和运算饱和运算)和)。填充题(7)(7) 具有MMX技术的微处理器,其综合性能主要包括的三个方面是整数运算、()和()。浮点运算多媒体运用填充题(8)(8) Pentium具有( )条整数流水线,其浮点操作被高度流水线化,并与整数流水线集成在一起。填充题(9)(9) Pentium浮点流水线由(立的流水级组成,其中前(8 4 )独)流水级跟整数与整数(指令)流水级一样。浮点运算指令同时使用(2条 )整数流水线U和V,这使Pentium可以在一个时钟周期内取得64位操作数。在指令通知ALU取操作数之后,浮点运算在

5、(U流水线中执行。)填充题(10)(10) 在保护方式下,DS=0103H,则请求特权级为(111用户级),选择的描述符表为(全局),在表中的偏移量为( 0020H*8)。填充题(13)(13) Pentium 处理器内部采用(3 )条指令流水线,每条流水线有(14 )级;共有(5)个执行单元,两个整数,一个浮点,分别是(加载地址,存储单元),每个时钟可同时执行(条简单指令。3 )解答问答题2-92-9如果 12MHz的振荡信号接至 8284时钟输入端,其输出频率接8086/8088的CLK端(1) 求在插入一个等待周期的情况下从内存读一个字节数据所需的最小时间。(2) 当RESET引脚出现至

6、少多少微秒的高电平,才能使8086/8088内部复位?复位时各寄存器的状态如何,程序第一条指令存放在哪儿?2-9 参考答案(1)从内存读取一个字节数据,在没有等待周期的情况下所需最小时间(不考虑指令周期)为一个读总线周期,而 8086/8088一个基本总线周期为4个时钟周期,再加上一个等待周期,共5个时钟周期。而一个时钟周期s=250ns,所以: 所需时间=250ns 5=1.25 s(2) RESET复位条件是至少一个总线周期(4个时钟周期),所以必须至少0.25 s4=1 s;复位后,各寄存器的状态如下:CS=FFFFH,其它所有寄存器全部清除;程序第一条指令存放在:FFFFH 16=FF

7、FF0H问答题2-112-11 8086采用什么方式管理内存的?1MB的内存空间是怎么与系统总线相连的?有什么特点?8088存储器如何与系统总线连接?解答2-11 参考答案(1)(2)8086采用段式内存管理方法进行内存管理,即将 1MB的内存空间分成若干个 64KB 的段,这1MB 的空间在物理上分成两个512KB的存储体,一个为奇地址存储体,另一个为偶地址存储体,这是因为8086外部数据线有16条,要求外部存储器为16位存储器。8088由于外部仅有8条数据线,因此其存储器为8位存储器,因此 1MB的存储器不必要分成两个,这1MB 的存储器直接挂接在系统总线上即可。(3)A19A1A0与系统

8、的连接如图所示:+A19A0WR/RDBHED15D0+奇地址存储体D15D88086系统偶地址存储体D7D0WR/RDD15D01MB存储器D15D08088系统问答题2-332-33 在80386的引脚上没有A1和A0这两个低地址线,系统靠什么确定最低两位地址的?如何确定A1和A0?80386和80486中是怎样对存储器访问控制的?尽管 80386/80486没有 A1和A0这两个引脚,但有/BE0/BE3存储体解答选择信号引脚,这四个信号决定选择哪几个存储体,其中译码结果包括了A1和A0,关系见书中表。由于 80386/80486是32位处理器,即其外部数据总线为32位,故其外部存储器应

9、该为 32位存储器,共分为 4个存储体,其与存储器的连接如图所示:D31D0A31A2D31D24Bank3存储体 D31-D24BE3D23D17Bank2存储体 D23-D16BE2D16D8Bank1存储体 D15-D8BE1D7D0Bank0存储体 D7-D0BE0问答题2-352-35 80386/80486/Pentium 在实地址方式下各寄存器的值如下,求当前的存储单元地址。( 偏移量在EDI中)EAX,ECX,ESP,ESI 和解答(1) DS=2000H, EAX=00003000H (2)DS=1A00H, ESI=00002000H(3) SS=C000H, ESP=00

10、00A000H(4)DS=1239H, EDI=0000A000H2-35参考答案解:存储单元地址即物理地址,任何 Intel兼容处理器,在实地址方式下:物理地址=段寄存器中的内容16+偏移地址访问存储器默认的段寄存器为:数据段 DS、堆栈段SS,中,因此(1)物理地址=DS 16+EAX=20000H+00003000H=00023000H(2)物理地址=DS 16+ESI=1A000H+00002000H=0001C000H(3)物理地址=SS 16+ESP=C0000H+0000A000H=000CA000H(4)物理地址=DS 16+EDI=12390H+0000A000H=0001C390H解答问答题2-432-43 80386/80486/Pentium在保护方式下,DS=0105H,则哪个描述符表被选中,表中哪一项被选中,请求特权级为多少?15 14 3 2 1

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号