国防科大计算机原理真题1999-2018

上传人:奇异 文档编号:366549775 上传时间:2023-11-01 格式:PDF 页数:165 大小:15.26MB
返回 下载 相关 举报
国防科大计算机原理真题1999-2018_第1页
第1页 / 共165页
国防科大计算机原理真题1999-2018_第2页
第2页 / 共165页
国防科大计算机原理真题1999-2018_第3页
第3页 / 共165页
国防科大计算机原理真题1999-2018_第4页
第4页 / 共165页
国防科大计算机原理真题1999-2018_第5页
第5页 / 共165页
点击查看更多>>
资源描述

《国防科大计算机原理真题1999-2018》由会员分享,可在线阅读,更多相关《国防科大计算机原理真题1999-2018(165页珍藏版)》请在金锄头文库上搜索。

1、国防科技大学 宓/4+算 机 原 理 考 研 历 年 真 敢。潮 20目录国防科大2 0 1 8考 研 试 题(8 2 1计算机原理).1国防科大2 0 1 7考 研 试 题(8 2 1计算机原理).1 2国防科大2 0 1 6考 研 试 题(8 2 1计算机原理).2 1国防科大2 0 1 5考 研 试 题(8 2 1计算机原理).3 0国防科大2 0 1 4考 研 试 题(8 2 1计算机原理).4 1国防科大2 0 1 3考 研 试 题(8 2 1计算机原理).5 0国防科大2 0 1 2考 研 试 题(8 2 1计算机原理).5 9国防科大2 0 1 1考 研 试 题(8 2 1计算机

2、原理).6 8国防科大2 0 1 0考 研 试 题(8 2 1计算机原理).7 7国防科大2 0 0 8考 研 试 题(8 2 1计算机原理).8 4国防科大2 0 0 7考 研 试 题(8 2 1计算机原理).9 2国防科大2 0 0 6考 研 试 题(8 2 1计算机原理).1 0 0国防科大2 0 0 5考 研 试 题(8 2 1计算机原理).1 0 8国防科大2 0 0 4考 研 试 题(8 2 1计算机原理).1 1 7国防科大2 0 0 3考 研 试 题(8 2 1计算机原理).1 2 7国防科大2 0 0 2考 研 试 题(8 2 1计算机原理).1 3 6国防科大2 0 0 1

3、考 研 试 题(8 2 1计算机原理).1 4 5国防科大1 9 9 9考 研 试 题(8 2 1计算机原理).1 5 4国防科大2018考研试题(821计算机原理)国防科大2 0 1 8 考研试题(8 2 1 计算机原理)一、(4 0分)单项选择题(共2 0小题,每小题2分)1.下面关于摩尔定律的描述中,错误的是【】A.每18个月,集成电路芯片集成的晶体管数将翻一番B.每18个月,集成电路芯片的速度将提高一倍C.每18个月,集成电路芯片的价格将降低一半D.集成电路技术将一直遵循摩尔定律发展下去2.某基准程序在主频400MHz的处理器上运行,其目标代码有100000条指令,由如下各类指令及时钟

4、周期计数混合组成:指令类型指令条数执行每条指令的周期数整数运算45 0001数据传送32 0002浮点数运算15 0003控制传送80002该程序的执行时间和有效MIPS分别是【A.250us 400 B.400us 250 C.425us 235 D.500us 2003.下列选项中,能缩短程序执行时间的措施是【】提高CPU时钟频率 优化数据通路结构 编译优化程序A.仅和 B.仅和 C.仅和 D.全部4.下列各进制数据中,最小的数是【】A.(2F)l6 B.(63)8 C.(1001 0110)2 D.(1001 0110)5.设 x底=1.X 1 X 2 X 3 X 4,为使x T/2成立

5、,应满足的条件是【】A.Xi必须为0,X2X3X4至少有一个为1B.X,必须为0,x2x3x4任意C.Xi必须为1,X2X3X4至少有一个为1D.Xi必须为1,X2X3X4任意6.某数采用IEEE754单精度浮点数格式表示为C5100000H,该数的真值是【】A.(-0.125)10X2 B.(-0.125X 2”C.(-1.125),0X2 D.(-1.125)10X210国防科大2018考研试题(821计算机原理)7 .下列有关浮点数加减运算的叙述中,正 确 的 是【】对阶操作不会引起阶码上溢或下溢右规和尾数舍入都可能引起阶码上溢左规时可能引起阶码下溢尾数溢出时结果不一定溢出A.B.C.D

6、.全部8 .有关计算机的指令和数据存放位置的叙述中,下列选项正确的是【】A.程序启动后,其指令和数据才被装入内存B.指令和数据任何时候都存放在内存C.指令和数据任何时候都存放在内存D.指令存放在内存,数据存放在外存9 .某存储器从总址1 0 0 0 H到地 址1 0 0 3 H中字节填充为如下数字:存储器地址十六进制数1 0 0 0 H2 3 H1 0 0 1 HF 7 H1 0 0 2 H3 2 H1 0 0 3 HA B H假定采用二进制补码表示且操作数对齐,按照小端字节序存储方式,分别给出地址1000H和1002H处 的16位半字所对应的十进制数的值分别是【】A.63267、4 3826

7、 B.9207.12971 C.-2269、-21710 D.-56329、-5256510.C P U从存储器取出一条指令并执行完成所需的总时间称之为【】A.时钟周期 B.C P U周期 C.机器周期 D.指令周期11.假 设 内 存 地 址 为04 00H单元中的内容为5200H,5200H内存单元的内容为34 00H,34 00H内存单元的内容为5600H,5600H内存单元的内容为元00H。某条指令的操作数寻址方式是变址寻址,执行该指令时变址寄存器的内容为04 00H,指令中给出的形式地址为5200H,则该指令操作数为【】A.1200H B.34 00H C.5200H D.5600H

8、12.有关指令和微指令之间关系的描述中,下列选项正确的是【】A.一条指令的功能可通过一条微指令实现2国防科大2018考研试题(821计算机原理)B.一条指令的功能可通过执行一个微程序实现C.一条微指令的功能可通过执行一条指令实现D.一条微指令的功能可通过执行一个程序实现13.下列有关数据冒险和转发技术的叙述中,正确的是【】并不是所有的数据冒险都能通过转发解决可以通过调整指令顺序和加入n o p 指令消除所有数据冒险五段流水中L o a d-U s e 数据冒险会引起一个时钟周期的阻塞前面的分支指令和后面的A L U 运算指令肯定不会发生数据冒险A.B.C.D.全部14 .下列关于半导体存储器的

9、描述中,错误的是【】A.半导体存储器都采用随机存取方式进行读写操作B.R O M 芯片属于半导体随机存储器芯片,可用作B I O SC.S R A M 是半导体静态随机访问存储器,可用作C a c h eD.D R A M 是半导体动态随机访问存储器,可用作主存15.若主存地址空间大小为1024 M B,按字节编址,每个存储器读写操作一次最多可以存取32位。不考虑其他因素,则存储器地址寄存器M A R 和存储器数据寄存器M D R 的位数至少各为【】A.30,8 B.30,32C.28,8 D.28,3216.假定采用单体存储器组织方式,C P U 通过存储器总线读取数据的过程为:发送地址和读

10、命令需1 个时钟周期,存储器准备好一个数据需8 个时钟周期,总线上每传送一个数据需1个时钟周期。若主存和C a c h e 之间交换的主存块大小为64 B,存取宽度和总线宽度均为8B,则 C a c h e 失效开销所需的时钟周期数至少是【】A.64 B.72 C.80 D.16017.外设发生异常事件或完成特定任务时,会通过“外部中断”请求C P U 执行相应的中断服务程序进行处理。下列选项中,能够引起外部中断的事件是【】A.访问内存时缺页 B.C a c h e 没有命中C.磁盘寻道结束 D.运算发生溢出3国防科大2018考研试题(821计算机原理)18.下列总线仲裁方式中,对电路故障最敏

11、感的是【】A.链式查询 B.冲突检测 C.独立请求 D.自举分布19.下列有关总线的叙述中,错误的是【】A.总线是一组共享的信息传输线B.系统总线中有地址、数据和控制3 组传输线C.同步总线一定有时钟信号线,用于总线操作中的定时D.系统总线始终由C P U 控制和管理2 0.假定一个事务处理系统A,其处理器速度为每秒钟执行5 千万条指令,每个事务处理需要5 次 I/O 操作,每次I/O 操作需要10000条指令。如果系统A每秒钟最多完成1000次 I/O 操作,若忽略延迟且事务可以不受限制地并行处理,则每秒钟处理器的事务数最多能达到【】A.2 00 B.1000 C.2 000 D.10000

12、二、(3 0分)填空题(共1 0小题,每空1分)1.某计算机字长8 位,内有一个8 位加法器。已知无符号数x=6 9,y=3 8,现要在加法器上完成x+y 的运算,此刻加法器的两个输入端和输入低位进位的二进制数值分别是()、()、()。2 .某变量x 存放在寄存器R 1中,其值为1111 1111 1111 1111 1111 1011 1100O O O O B o 变量x 在屏幕上用16 进制数显示为()。若变量x的类型为 i n t,则x的真值为();若对R 1进行算术左移4 位后的值在屏幕上显示为();若对R 1进行算术右移4 位后的值在屏幕上显示为();若对R 1逻辑右移4 位后在屏

13、幕上显示为()。3 .静态存储器S R A M 是利用()存储信息,动态存储器D R A M 是利用()存储信息,需要定时刷新的存储器是()o4.某计算机主存地址空间大小为4GB,按字节编址,主存块大小为128B。C a c h e可存放64KB 的数据,采用直接映射和W r i t e T h r o u g h 策略,主存地址中标识字段长()位,索引字段长()位,块内偏移字段长()位。5.在存储器层次式结构中,存储器按访问速度从快到慢排列的次序是()、()、主存和()。4国防科大2018考研试题(821计算机原理)6.现代计算机的主存大多采用字节编址。假定一个页面虚拟存储器系统的虚拟地址位

14、数为3 6位,则虚拟(逻辑)地址空间大小应为()o若页面大小为4KB,则一个程序最多可以有()个页面。7.可以用一个特殊的C a c h e 来记录最近使用页的页表项,页表项主要用于虚实地 址 转 换,把 这 种 特 殊 的 C a c h e 称 之 为 转 换 后 援 缓 冲 器,简称()。8.在D M A 控制方式中,D M A 控制器完全从C P U 接管了对()的控制,数据交换不再经过C P U,直接在()和()之间进行。9 .C P U 响应中断的三个条件如下:一是中断源有();二是C P U()中断;三是C P U 运行的一条指令(),且没有更紧迫的任务或事件,如断电中断、D M

15、 A 传送等。10.某磁盘存储器有20个数据盘面,每个盘面有2000个磁道,每个磁道均记录45000B 信息,最小磁道直径是240m m,最大磁道直径是3 40m m。每个磁道划分 64个扇区,每个扇区512个字节。则该磁盘存储器的道密度为()道/m m,柱面数为(),非格式化容量为(),格式化容量 为()。三、(3 0分)简答题(共5小题,每小题6分)1.请说明以下措施对缩短程序的响应时间、提高系统的吞吐率有何影响?(1)使用更快的处理器;(2)优化编译器生成的代码使程序执行的总时钟周期数减少。国防科大2018考研试题(821计算机原理)2.下面是一个C语言程序,用来计算一个数组a 中每个元

16、素之和。当参数len为 0 时,返回值应该是0,但在执行时,却发生了存储器访问异常。请问是什么原因造成的,程序应该如何修改才能正确执行?I.float sum_elements(float a,unsigned int len)II.III.int I;IV.float result=0;V.VI.for(i=0;i=len-l;i+)V D.result+=ai;V 1 H.return result;IX.)3.带有TLB和Write Back写策略Cache的CPU执行一条Store指 令(向存储器写数据)时,最少需要访问几次主存?为什么?4.中断响应优先级和中断处理优先级一样吗?为什么?6国防科大2018考研试题(821计算机原理)5.什么是总线突发传送?它有何好处?适用于什么场合?四、(5 0分)综合应用题(共5小题)1.(1 0 分)已知:被乘数A=+0.1 0 1 0 1,乘数B=-0.HOU,请用补码一位比较乘法(B o o t h 乘法)规则,求 A X B 2?,要求写出计算步骤和运算竖式。7国防科大2018考研试题(821计算机原理)2.(1 0分)某计算机字长1

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号