Max+Plus II 使用说明

上传人:小萌新****ao 文档编号:350755523 上传时间:2023-05-04 格式:DOC 页数:9 大小:468KB
返回 下载 相关 举报
Max+Plus II 使用说明_第1页
第1页 / 共9页
Max+Plus II 使用说明_第2页
第2页 / 共9页
Max+Plus II 使用说明_第3页
第3页 / 共9页
Max+Plus II 使用说明_第4页
第4页 / 共9页
Max+Plus II 使用说明_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《Max+Plus II 使用说明》由会员分享,可在线阅读,更多相关《Max+Plus II 使用说明(9页珍藏版)》请在金锄头文库上搜索。

1、生成一个新图形文件1. 在 File 菜单中选择 New:2. 选择 Graphic Editor File,将会出现一个无标题的图形编辑窗口,如下页所示:3 图形编辑器窗口4 输入 Altera 图元l 选择工具按钮有效时,在图形编辑器窗口的空白处单击鼠标左键以确定输入位置,然后选择Enter Symbol,或双击鼠标左键。l 将出现一个Enter Symbol 对话框,在Symbol Libraries框中 选择“maxplus2max2libprim”。l 所有的Altera 图元以列表方式显示出来,选择需要输入的图元,然后选择 OK。5 输入 74 系列的符号l MAX+PLUS II

2、 为实现不同的逻辑功能提供了许多符号,74 系列符号的输入方法和上页图元输入的方法相同。l 当 Enter Symbol 对话框出现后,在Symbol Libraries 对话框中选择 “maxplus2max2libmf”路径。l 在 Symbol Files 对话框中,选择需要的 74 系列符号。6输入 LPM 符号l lpm (library parameterized megafunction) 符号的输入方法与先前符号的输入方法相同。 l 在Enter Symbol对话框出现后,在Symbol Libraries框中选择“maxplus2max2libmega_lpm” 路径。l 在

3、 Symbol Files 框中选择需要的 lpm 符号。l 双击参数框 (位于符号的右上角),输入需要的 lpm 的参数。在Port Status框中选择 Unused ,可将不需要的信号去掉。7. 连线l 如果需要连接两个端口,将鼠标移到其中一个端口,则鼠标自动变为+形状。l 一直按住鼠标的左键并将鼠标拖到第二个端口。l 放开左键,则一条连接线被画好了。l 如果需要删除一根连接线,单击这根连接线并按Del键。8. 为管脚和节点命名l 在管脚上的PIN_NAME处双击鼠标左键,然后输入名字。l 选中需命名的线,然后输入名字。l 对n位宽的总线A命名时,可以采用An-1.0形式,其中单个信号用

4、A0,A1,A2,An形式。9保存文件l 如需要保存文件,选择 File 菜单中的 Save As 项. 将出现Save As对话框,如下图所示 :l 在 File Name 对话框内输入设计文件名,然后选择 OK 即可保存文件。10 指定项目名称l MAX+PLUS II中,在编译一个项目前,必须确定一个设计文件作为当前项目。请按下列步骤确定项目名:1. 在File menu菜单中选择Project Name项,将出现Project Name对话框:2. 在Files框内,选择您的设计文件。3. 选择OK。l MAX+PLUS II的标题条将显示新的项目名字11. 创建子模块l 在File菜

5、单中Project中选择Save & Check项,检查设计是否有错误。l 如果没有Error和Warning,在File菜单中选择Create Default Symbol项,即可创建一个子模块。该模块可被高层设计例化。12 其它设计输入方法l 除图形输入外,也可以通过 Altera 的硬件描述语言 (AHDL)创建一个文本设计文件(.tdf)。可从AHDL 帮助菜单和AHDL模板中获得相关内容。l 还可通过波形设计文件(.wdf)进行设计输入。 编辑项目1. 打开编译器窗口l 在 MAX+PLUS II 菜单内选择Compiler 项。则出现编译器窗口,如图所示。l 选择 Start即可开

6、始编译, MAX+PLUS II 编译器将检查项目是否有错,并对项目进行逻辑综合,然后配置到一个 Altera 器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。l 但是,在开始编译前,我们还必须设定一些别的选项 。2. 选择一个器件l 首先,您需要为项目指定一个器件系列,然后,您可以自己选择某个具体的器件,也可以让编译器在该器件系列内自动选择最适合您的项目的器件。l 确定器件系列:1. 在Assign菜单内选择Device项,将出现 Device 对话框。2. 在Device Family选项内,选择一个器件系列3. 在Devices选项内,选择某一器件或选择AUTO让MAX+

7、PLUS II选择一个器件。4. 按下OK按钮3. 管脚分配l Altera 推荐让编译器自动为您的项目进行管脚分配。l 但如果用户必须自己分配管脚,请按以下步骤进行:1. 确定您已经选择了一种器件。2. 在Assign Menu菜单中选择Pin/Location/Chip项。3. 在Node Name框内输入管脚的名字。4. 在Chip Resource 对话框内,选择管脚并输入管脚的序列数。5. 按下Add按钮,分配的管脚将出现在这个框内。6. 按下OK按钮4. 选择一种全局逻辑综合方式l 可以为项目选择一种逻辑综合方式,以便在编译过程中指导编译器的逻辑综合模块的工作。1. 在Assign

8、 Menu菜单内选择Global Project Logic Synthesis项, 将出现Global Project Logic Synthesis 对话框2. 在Global Project Synthesis Style下拉列表中选择您需要的类型。缺省(Default)的逻辑综合类型是NORMAL。综合类型FAST可以改善项目性能,但通常使您的项目配置比较困难。综合类型WYS/WYG可进行最小量逻辑综合。3. 可以在此0和10之间移动滑块,移到0时,最优先考虑占用器件的面积,移到10时,系统的执行速度得到最优先考虑。5. 设置时序要求l 可以对整个项目设定全局时序要求,这些要求的设置将

9、会影响项目的综合。6. 准备编译l 在 Processing 菜单下,有一些会对编译产生影响的选项1. Design Doctor - 在编译期间,可选的Design Doctor 工具将检查项目中的所有设计文件,以发现在编程的器件中可能存在的可靠性不好的逻辑。 2. Smart Recompile - 当该选项有效时,编译器将保存项目中在以后编译中会用到的额外的数据库信息。这样可以减少将来编译所需的时间。3. Total Recompile - 要求编译器重新生成编译器网表文件和层次互连文件。l 最后,在编译器窗口中选择Start。在编译器编译项目期间,所有的信息,错误和警告将在自动打开的信

10、息处理窗口中显示出来。如果有错误发生,选中该错误信息,然后按下locate按钮,将找到该错误在设计文件中所处的位置。用波形图进行设计仿真1. 选择Waveform Editor菜单,绘制激励波形图为仿真做准备。2. 选择信号l 选择Node中Enter Node From SNF菜单,点击对话框中的List按钮,以选择需要在波形编辑器中出现的信号名称。选择信号到右边的列表框内,点击OK。3. 选择Option中Grid Size菜单,将格点(即半个时钟周期)设为10.0ns。4. 设定各个输入信号的波形l 设定输入信号波形的方法是:首先用鼠标左键按下并拖拉以选定需要改变的信号的范围,然后选择左边快捷按钮,设定信号为0、1、X或Z。5. 如果需要,可选择File中End Time菜单改变仿真时间长度。6. 选择File中Save菜单,保存波形图,后缀为.scf。7. 选择Max+plus II中Simulator菜单,点击Start开始仿真。8. 观察输出波形,检查电路功能是否正确。返回第4步修改激励波形重新仿真,直到验证电路功能正确。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号