福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10

上传人:住在****她 文档编号:319508606 上传时间:2022-06-29 格式:DOCX 页数:5 大小:18.35KB
返回 下载 相关 举报
福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10_第1页
第1页 / 共5页
福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10_第2页
第2页 / 共5页
福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10_第3页
第3页 / 共5页
福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10_第4页
第4页 / 共5页
福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10》由会员分享,可在线阅读,更多相关《福建师范大学21春“电子信息工程”《EDA技术》离线作业(三)辅导答案10(5页珍藏版)》请在金锄头文库上搜索。

1、长风破浪会有时,直挂云帆济沧海。 她福建师范大学21春“电子信息工程”EDA技术离线作业(三)辅导答案一.综合考核(共50题)1.Verilog HDL不支持条件语句。()A.正确B.错误参考答案:B2.PLD器件的设计往往采用层次化的设计方法,分模块,分层次地进行设计描述。()A.正确B.错误参考答案:A3.用状态机进行设计具有速度快、结构简单、可靠性高等优点。()A.正确B.错误参考答案:A4.SOC是System On Chip,芯片系统的缩写。()A.正确B.错误参考答案:A5.ASIC是专用集成电路的缩写。()A.正确B.错误参考答案:A6.绝大多数的FPGA器件都基于SRAM查找表

2、结构实现。()A.正确B.错误参考答案:A7.不考虑信号时延等因素的仿真称为功能仿真。()A.正确B.错误参考答案:A8.状态机可以分为:米里型和摩尔型两类。()A.正确B.错误参考答案:A9.Verilog HDL中的变量一般分为两种数据类型:net型和variable型。()A.正确B.错误参考答案:A10.综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。()A.正确B.错误参考答案:A11.Verilog HDL支持循环语句。()A.正确B.错误参考答案:A12.目前常用的硬件描述语言为:Verilog HDL和VHDL。()A.正确B.错误参考答案:A13.浮栅编程元

3、件一般用在民用、消费类产品中。()A.正确B.错误参考答案:A14.Verilog HDL和VHDL目前还都不是IEEE标准。()A.正确B.错误参考答案:B15.常用的综合工具有哪些()。A.FPGA ExpressB.FPGA compilerC.Synplify Pro参考答案:ABC16.布局布线为将综合生成的电路逻辑网表映射到具体的目标器件中实现,并产生最终的可下载文件的过程。()A.正确B.错误参考答案:A17.PLA是Programmable Logic Array,可编程逻辑阵列的缩写。()A.正确B.错误参考答案:A18.用PLD器件实现设计的优势有哪些()?A.周期短B.投

4、入少C.风险小D.对于成熟的设计往往采用PLD参考答案:ABC19.常用的集成FPGA/CPLD开发工具有哪些()。A.MAX+plus IIB.Quartus IIC.ISED.ispLEVER参考答案:ABCD20.PLD是Programmable Logic Device,可编程逻辑器件的缩写。()A.正确B.错误参考答案:A21.基于EDA技术的设计中,通常有两种设计思路()。A.自顶向下B.自底向上C.自前向后D.自后向前参考答案:AB22.TOP-down设计一般分为哪几个层次()。A.系统级B.功能级C.门级D.开关级参考答案:ABCD23.Verilog HDL数据类型是用来表

5、示数字电路中的物理连线、数据存储和传输单元等物理量的。()A.正确B.错误参考答案:A24.按照处理的HDL语言类型,仿真器可以分为()。A.Verilog HDL仿真器B.VHDL HDL仿真器C.混合仿真器参考答案:ABC25.Quartus II是Xilinx的FPGA/CPLD的集成开发工具。()A.正确B.错误参考答案:B26.有限状态机的复位分为两种:同步复位和异步复位。()A.正确B.错误参考答案:A27.CAD是Computer Aided Design,计算机辅助设计的缩写。()A.正确B.错误参考答案:A28.下面哪些是专业提供PLD器件厂商()。A.XilinxB.Alt

6、eraC.LatticeD.Micsoftware参考答案:ABC29.JTAG是Joint Test Action Group,联合测试行动组的缩写。()A.正确B.错误参考答案:A30.在IC设计领域中,IP核一般完成某种功能的设计模块。()A.正确B.错误参考答案:A31.Verilog HDL中的常量主要有:整数,实数和字符串。()A.正确B.错误参考答案:A32.SPLD器件分为几类()。A.PROMB.PLAC.PALD.GAL参考答案:ABCD33.PLD器件内部主要由各种逻辑功能部件和可编程开关构成。()A.正确B.错误参考答案:A34.Verilog语言的行为描述语句,如条件

7、语句、赋值语句和循环语句类似于软件高级语言,便于学习和使用。()A.正确B.错误参考答案:A35.目前在数字系统的设计中,主要采用Bottom-UP设计为主。()A.正确B.错误参考答案:B36.IP是Intellectual Property的缩写。()A.正确B.错误参考答案:A37.ISP和专用的编程器是FPGA常用的两种编程方式。()A.正确B.错误参考答案:A38.Verilog HDL中整数型常量是不可以综合的。()A.正确B.错误参考答案:B39.CPLD是Complex Programmable Logic Device,复杂可编程逻辑器件的缩写。()A.正确B.错误参考答案:

8、A40.IP核中的软核与生产工艺无关,不涉及物理实现,为后续设计留有很大空间。()A.正确B.错误参考答案:A41.时序仿真也叫后仿真。()A.正确B.错误参考答案:A42.仿真器按对设计语言的不同处理方式分为两类:编译型仿真器和解释型仿真器。()A.正确B.错误参考答案:A43.状态机常用的编码方式有()。A.顺序编码B.格雷编码C.约翰逊编码D.一位热码参考答案:ABCD44.硬件综合器和软件程序编译器没有本质区别。()A.正确B.错误参考答案:B45.Verilog HDL不支持逻辑运算符。()A.正确B.错误参考答案:B46.Verilog程序的基本设计单元是“模块”(module)。()A.正确B.错误参考答案:A47.ASIC电路特点描述正确的是()。A.周期长B.投入高C.功耗低D.省面积参考答案:ABCD48.基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。A.设计输入B.综合C.布局布线D.仿真和编程参考答案:ABCD49.Verilog HDL中assign为持续赋值语句。()A.正确B.错误参考答案:A50.采用原理图方式的数字设计的可重用性、可移植要差一些。()A.正确B.错误参考答案:A

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号