1.6 标准TTL与非门电路 6 标准TTL 与非门电路 在数字系统中应用大量的逻辑门电路采用分立元件焊接成门电路,不仅体积大,而且焊点多,易出故障,使得电路可靠性下降集成门电路是通过特殊工艺方法将所有电路元件制造在一个很小的硅片上,其优点是体积小、重量轻、功耗小、成本低、使用起来焊点少、可靠性提高DTL (Diode Transistor Logic 二极管三极管逻辑)门电路是集成电路的早期产品,具有线路简单、成品率高等优点,缺点是速度较慢于是发展起来一种新的电路形式一TTL (Transistor Transistor Logic 三极管三极管逻辑)门电路CT74/54TTL 系列也称TTL 标准系列,第一个字母C 代表中国;T 代表TTL ;74代表标准TTL 民用系列;54代表标准TTL 军用系列 6.2.1 TTL 与非门的电路结构 以CT7400型集成电路为例,它包括四个相同的2输入与非门,其中一个,如图18-2-1所示。
输入级包括多发射极晶体管VT 1及电阻R 1,形成与门电路多发射极晶体管一般是靠近基极制造多个发射结将发射结、集电结都视为二极管,读者不难将多发射极晶体管改画成图18-2-2显然这是一个与门电路 O B A V 5C C =V 4 A B A 4 图6-2-1 CT7400型与非门 图6-2-2 多发射极管等效一个与门 中间级包括VT 2管及电阻R 2、R 3主要作用是将VT 2的基极电流放大,以增强对输出级的驱动能力其电路结构是共射组态的基本放大电路 输出级由VT 5、VT 3、VD 4、R 4等元器件组成,VT 3、VD 4、R 4是VT 5的集电极负载由下述分析可知,图18-2-1与非门电路的输出级只有两种稳定工作状态:VT 5导通,VT 3、VD 4截止,输出为低电平;VT 5截止,VT 3、VD 4导通,输出为高电平这种输出级的电路结构形式也称作推拉式输出级 6.2.2 电路的逻辑功能 CT7400是一个与非门,由上节可知当它的全部输入端是高电平时,输出为低电平,这一状态也称为开态; 输入端有低电平输入时,输出为高电平,这一状态也称为关态。
下面将分别讨论这两个状态 6.2.2.1 开态 开态对应所有输入端为高电平,输出为低电平的状态 6 标准TTL 与非门电路 在数字系统中应用大量的逻辑门电路采用分立元件焊接成门电路,不仅体积大,而且焊点多,易出故障,使得电路可靠性下降集成门电路是通过特殊工艺方法将所有电路元件制造在一个很小的硅片上,其优点是体积小、重量轻、功耗小、成本低、使用起来焊点少、可靠性提高DTL (Diode Transistor Logic 二极管三极管逻辑)门电路是集成电路的早期产品,具有线路简单、成品率高等优点,缺点是速度较慢于是发展起来一种新的电路形式一TTL (Transistor Transistor Logic 三极管三极管逻辑)门电路CT74/54TTL 系列也称TTL 标准系列,第一个字母C 代表中国;T 代表TTL ;74代表标准TTL 民用系列;54代表标准TTL 军用系列 6.2.1 TTL 与非门的电路结构 以CT7400型集成电路为例,它包括四个相同的2输入与非门,其中一个,如图18-2-1所示 输入级包括多发射极晶体管VT 1及电阻R 1,形成与门电路。
多发射极晶体管一般是靠近基极制造多个发射结将发射结、集电结都视为二极管,读者不难将多发射极晶体管改画成图18-2-2显然这是一个与门电路 O B A V 5C C =V 4 A B A 4 图6-2-1 CT7400型与非门 图6-2-2 多发射极管等效一个与门 中间级包括VT 2管及电阻R 2、R 3主要作用是将VT 2的基极电流放大,以增强对输出级的驱动能力其电路结构是共射组态的基本放大电路 输出级由VT 5、VT 3、VD 4、R 4等元器件组成,VT 3、VD 4、R 4是VT 5的集电极负载由下述分析可知,图18-2-1与非门电路的输出级只有两种稳定工作状态:VT 5导通,VT 3、VD 4截止,输出为低电平;VT 5截止,VT 3、VD 4导通,输出为高电平这种输出级的电路结构形式也称作推拉式输出级 6.2.2 电路的逻辑功能 CT7400是一个与非门,由上节可知当它的全部输入端是高电平时,输出为低电平,这一状态也称为开态; 输入端有低电平输入时,输出为高电平,这一状态也称为关态。
下面将分别讨论这两个状态 6.2.2.1 开态 开态对应所有输入端为高电平,输出为低电平的状态。