山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器

上传人:东*** 文档编号:280397350 上传时间:2022-04-21 格式:PPT 页数:9 大小:2.93MB
返回 下载 相关 举报
山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器_第1页
第1页 / 共9页
山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器_第2页
第2页 / 共9页
山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器_第3页
第3页 / 共9页
山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器_第4页
第4页 / 共9页
山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器》由会员分享,可在线阅读,更多相关《山东大学数字电子技术基础课件第5章触发器第2节 电平触发的触发器(9页珍藏版)》请在金锄头文库上搜索。

1、第二节 电平触发的触发器第二节第二节 电平触发的触发器电平触发的触发器v 电路结构与工作原理电路结构与工作原理v 电平触发方式的动作特点电平触发方式的动作特点下页下页 总目录总目录推出推出1第二节 电平触发的触发器下页下页返回返回上页上页一、电路结构与工作原理图形符号图形符号图形符号图形符号CLK = 0时,门时,门G3、G4截止,触发器保持原状态不变。截止,触发器保持原状态不变。CLK = 1时,与时,与SR锁存器工作原理相同。锁存器工作原理相同。电路结构电路结构电路结构电路结构2第二节 电平触发的触发器下页下页返回返回上页上页 0011001100001111010101010101011

2、1001*1*CLK回到低电平后状态不定回到低电平后状态不定同步同步RS触发器的特性表触发器的特性表0 00 01 11 11 11 11 11 11 11 1CLK = 1时与时与SR锁存器的特性表相同锁存器的特性表相同电路结构电路结构电路结构电路结构动画动画3第二节 电平触发的触发器下页下页返回返回上页上页在某些应用场合,有时需要在有效电平到达之前在某些应用场合,有时需要在有效电平到达之前预先将触发器置成指定的状态,预先将触发器置成指定的状态,为此,在实用的电路上往往还设置有为此,在实用的电路上往往还设置有异步置异步置1输入输入端和端和异步置异步置0输入端。输入端。电路结构电路结构电路结构

3、电路结构图形符号图形符号图形符号图形符号异步置位端异步置位端异步置位端异步置位端异步复位端异步复位端异步复位端异步复位端应当在应当在CLK=0的状态下进行置位或复位的状态下进行置位或复位4第二节 电平触发的触发器下页下页返回返回上页上页二、电平触发方式的动作特点只有当只有当CLK变为有效电平时,触发器才能接受变为有效电平时,触发器才能接受输入信号,并按照输入信号将触发器的输出置输入信号,并按照输入信号将触发器的输出置成相应的状态。成相应的状态。在在CLK=1的全部时间里的全部时间里S和和R的变化都将引起触的变化都将引起触发器输出端状态的变化。发器输出端状态的变化。如果如果CLK=1期间内输入信

4、号多次发生变化,期间内输入信号多次发生变化,则触发器的状态也会发生多次翻转,则触发器的状态也会发生多次翻转,这降低了电路的这降低了电路的抗干扰能力抗干扰能力。5第二节 电平触发的触发器下页下页返回返回上页上页例例5.2.1 已知电平已知电平触发触发SR触发器的输触发器的输入波形如图所示,入波形如图所示,画出画出 Q和和Q端的电端的电压波形。假定触发压波形。假定触发器的初始状态为器的初始状态为Q=0。6第二节 电平触发的触发器下页下页返回返回上页上页D D型锁存器型锁存器型锁存器型锁存器数据输入端数据输入端数据输入端数据输入端控制端控制端控制端控制端当当CLK = 1时时输出端状态随输入端的状态

5、而改变。输出端状态随输入端的状态而改变。当当CLK = 0时输出状态保持不变。时输出状态保持不变。0100110101010011001111D型锁存器的特性表型锁存器的特性表7第二节 电平触发的触发器下页下页返回返回上页上页TG1TG2利用利用CMOS传输门组成的电平触发传输门组成的电平触发D触发器触发器在在CMOS电路中,经常利用电路中,经常利用CMOS传输门组成电平传输门组成电平触发触发D触发器。触发器。因为在因为在CLK的有效电平期间输出状态始终跟随输入状的有效电平期间输出状态始终跟随输入状态变化,输出与输入的状态相同,所以又将这个电路态变化,输出与输入的状态相同,所以又将这个电路称为称为“透明的透明的D型锁存器型锁存器”。8第二节 电平触发的触发器返回返回例例5.2.2 若用若用CMOS传输门组成传输门组成的电平触发的电平触发D触发触发器的器的CLK和输入端和输入端D的电压波形如右的电压波形如右图中所给出,画出图中所给出,画出Q和和Q端的电压波端的电压波形。假定触发器的形。假定触发器的初始状态为初始状态为Q=0上页上页9

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 电子/通信 > 电子设计/PCB

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号