三位二进制同步加法计数器得设计三位二进制同步加法计数器得设计1三位二进制同步加法计数器得设计(000,111)1.1课程设计得目得:了解同步加法计数器工作原理和逻辑功能 掌握计数器电路得分析,设计方式及应用 学会正确使用JK触发器 1.2设计得总体框图:C图1.1六进制加法器1.3设计过程:1状态图:图1.2六进制加法状态图2时序图:CP:Q2:Q1:Q0:Y:图1.3六进制加法得波形图3选择得触发器名称:选用三个CP下降沿触发得边沿JK触发器74LS112输出方程:图1.4输出Y得卡诺图Y=Q2nQ1n4图1.5六进制同步加法计数器得次态卡诺图5各个触发器次态得卡诺图Q1n Q0nQ2n0001111001图1.6Q2n+1得卡诺图Q1nQ0nQ2n0001111001图1.7Q1n+1得卡诺图Q1nQ0nQ2n00011110016由卡诺图的出状态方程为:Q2n+1=Q1nQ2n+Q1nQ0nQ2nQ1n+1=Q0nQ1n+Q2nQ0nQ1nQ0n+1=Q0n(1)驱动方程:2J=Q1nQ0n1J=Q0n0J=12K=Q1n1K=Q2nQ0n0K=17.检查能否自启动:/0/1111000001(有效状。
态)图1.8检测能否自启动1.4设计得逻辑电路图:图1.9六进制加法计数器得电路图1.5设计得电路原理图:图1.10六进制加法计数器得原理图1.6实验仪器:(1)数字原理实验系统一台(2)集成电路芯片:74LS08一片74LS00一片74LS112三片1.7实验结论:经过实验可知,满足时序图得变化,且可以进行自启动 实验过程中很顺利,没有出现问题 0/02串行序列信号检测器得设计(检测序列0111)2.1课程设计得目得:了解串行序列信号检测器得工作原理和逻辑功能掌握串行序列信号检测器电路得分析,设计方式及应用 学会正确使用JK触发器 2.2设计得总体框图:CPY输入脉冲串 行序列输出图2.1信号检测器2.3设计过程:1原始状图:S4图2.2信号检测器得原始状态图2最简状态图:(根据表1-1合并等价状态):图2.3最简原始图表1-13进行状态分配,画出二进制数编码后得状态图:(1)进行状态编码,取S0=00S1=01S2=10S3=11(2)码后编得状态图:4选择得触发器名称:选用两个CP下降沿触发得边沿JK触发器74LS1125采用同步得规划,,即取:CP0=CP1=CP6输出方程:图2.5输出Y得卡诺图Y=xQ1nQ0n7状态方程:图2.6串行序列信号检测器得次态卡诺图Q1nQ0nX0001111001图2.7Q。
1n+1得卡诺图Q1nQ0nX0001111001图2.8Q0n+1得卡诺图8由卡诺图的出状态方程为:Q1n+1=XQ0nQ1n+Q0nQ1nXQ0n+1=XQ1nQ0n+XQ0n9驱动方程:1J=XQ0n0J=XQ1n1K=XQ0n0K=X2.4设计得逻辑电路图:2.5设计得电路原理图:2.6实验仪器:(1)数字原理实验系统一台(2)集成电路芯片:74LS00一片74LS04三片74LS08一片74LS11一片74LS112两片2.7实验结论:经过实验后可知,满足设计效果 3Word版本。