DDRSDRAM:SoC低成本高复杂度片外存储器解决方案

上传人:gg****m 文档编号:213903284 上传时间:2021-11-22 格式:DOCX 页数:5 大小:63.58KB
返回 下载 相关 举报
DDRSDRAM:SoC低成本高复杂度片外存储器解决方案_第1页
第1页 / 共5页
DDRSDRAM:SoC低成本高复杂度片外存储器解决方案_第2页
第2页 / 共5页
DDRSDRAM:SoC低成本高复杂度片外存储器解决方案_第3页
第3页 / 共5页
DDRSDRAM:SoC低成本高复杂度片外存储器解决方案_第4页
第4页 / 共5页
DDRSDRAM:SoC低成本高复杂度片外存储器解决方案_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《DDRSDRAM:SoC低成本高复杂度片外存储器解决方案》由会员分享,可在线阅读,更多相关《DDRSDRAM:SoC低成本高复杂度片外存储器解决方案(5页珍藏版)》请在金锄头文库上搜索。

1、DDR SDRAM: SoC低成本高复杂度片外存储器解决方案几乎所有人都知道,用于桌面计算机和便携计算机的DRAM存储器产品与本白皮书所讨论 的片外DRAM完全相同。事实上,全部DRAM产量中的约90%用在计算机上,其它10% 当作了系统级芯片(SoC)的片外存储器来使用,这就象将方木钉打入圆孔一样地不适合。 随着要求配备与外部存储器接口的SoC设计方案的数量增加,现化化的DDRn SDRAM存 储器接口(DDR、DDR2、DDR3)提供了可靠的供货能力、高存储容量、低成本和合理的 通道带宽,但却存在使用不便的接口以及复杂控制器方面的问题。面对内部DRAM阵列所导致的独特指令结构,且要求在设计

2、方案内加入代表当前先进水平 的DRAM接口时,SoC设计人员就会将这个任务视为畏途。本口皮书对SDRAM的历史进 行了简短介绍,并探讨了实施DDRn控制器和PHY的设计考虑要素,并描述了如何采用完 整的IP解决方案来帮助加快产品上市周期和降低成本。SDRAM历史简介尽管存储容量上也发生了令人惊奇的进步,但商品DRAM在过去15年来的演化让接口峰值 带宽以远大于2000%的系数增加(请参见图1)。虽然任何人都不能违背物理学的基本规律 而对基本随机存取操作的延迟现彖做出类似程度的提升,但通过增加引脚带宽以及在脉冲猝 发下访问数据的能力,能够减少一部分存储器相对于典型处理器对于更高速存储器带宽永无

3、止境的需求之间的差距。在这段发展期内,被称为JC42的美国电子器件工程联合委员会 (JEDEC) 一直是商品DRAM的行业标准的制订机构。在1993年下半年,JEDEC发布了最初的SDRAM标准,这个标准最终变成了后来称为“PC100 SDRAM”的标准。通过将SDRAM的时序参数推到实际极限时,PC 133 SDRAM出现了, 它将通道频率增加到了 133MHz,数据速率增加到了 133Mbps。图1峰值带宽与DRAM类型对比Peak峰值带宽在20世纪90年代末,JEDEC制订了一份内容扎实的DRAM发展路线图。从1996年起至 200()年6月为止,JEDEC制订了 DDR (双倍数据速率

4、)SDRAM规格(JESD79)。为了为 那些要求更高带宽的系统提供明显性能提升,DDR SDRAM在PC 100和PC 133 SDRAM上 做出了更显著的改进,包括双边沿吋钟触发(d.ka双倍数据速率或DDR吋钟触发)、源同 步双向脉冲(strobe)、SSTL_2低电压信号,并结合了内部延迟锁定环(DLL)。随后在2003 年之前,(JESD79-2)制订了 DDR2 SDRAM规格,提供了高达800Mb/s的引脚带宽,是 DDR SDRAM 的 2 倍。在DDR和DDR2 SDRAM标准制订过程中,工程师们的焦点更多地放在整体的系统时序预 算上以及一些可以用于解决限制性能关键性问题的领

5、域上。DDR时钟信号发生方式是一个 广为认可的可提高带宽的概念,并同时避免采用更高频率的时钟(虽然这个概念确实将更多 重点放在对时钟信号占空比的要求上)。也许,DDR和DDR2 SDRAM标准中最有价值的要 素是采纳了源同步时钟信号以及加入了一个片内DLL (或同等电路)来消除用于满足存取 吋间规格的吋钟插入延迟。2007 年 6 月,JEDEC 分布了 DDR3 SDRAM 标准(JESD79-3)。而提供高达 1600Mbps 的引 脚带宽要求对DDR2标准做出多项新的改进,包括精密输出驱动电路以及通过一个外部校 准电阻器提供的ODT阻抗控制方式,还有在控制器内采用写均衡以便配合DIMM所

6、使用的 “飞越式(flyby)”布线方式。此外,DDR3标准包含了一个内部多用途寄存器,这个寄存 器让DRAM能够发送标准数据模式至存储器控制器,这些模式将用于系统校准用途,例如 精密地将数据选通信号的发生时刻调整到数据眼的中心。保持DRAM的简洁性,将复杂部分放在控制器内随着同步DRAM标准化工作的完成,有多项关键性的决定最终导致了 DDRn SDRAM存储 器控制器设计方案的复杂化。其中第一个决定涉及在DRAM内使用片内延迟锁定环(DLL)o DLL或同等电路事实上于90年代末期在一些单数据速率的SDRAM设计中首次出现,目的 在于消除时蚀引脚与数据输出缓存器Z间的部分时蚀插入延迟现象。运

7、用DLL电路来减少 吋钟规格(tAC)所规定的数据存取时间能够显著地改善时序预算情况。但是,绝大多数的 DRAM供货商都能够生产出性能足够优秀的部件,从而无需使用DLL,因此,那些原來依 赖DLL的供货商也迅速跟上了这个趋势,修改了自己的设计,设法在没有DLL的情况下 满足要求。在制订DDR SDRAM标准时,因为在DDR SDRAM所要求使用的时钟频率下, 时钟插入延迟属于不可克服的问题,所以要求在设计时釆用DLL电路。而在DDR SDRAM 内加入DLL或等效电路后,就要求在输出数据眼边沿与输入时钟边沿之间确定一个合理的 技术规格,所以JEDEC做出了一个合理的选择,指定将输出数据信号的边

8、沿与时钟边沿对 齐。这个规定导致,在例如DIMM这样从4个或8个独立DRAM中生成64位数据字的芯 片中,可以获得最为粘着的时序,让每个DRAM均按照相同的时钟生成数据。为了方便大带宽下的运行,DDRn SDRAM采用了源同步设计方案,让正在执行数据发送的 同一个SDRAM可生成1个或多个数据选通信号(DQS)。釆用此体系的优点在于,数据信 号与DQS选通信号具冇类似的负荷特性和物理特性,而且DDRn SDRAM nJ以很容易地驱 动DQS选通信号,并且与数据引脚Z间也具有最低的相对畸变。与原来使用一个负荷率很 重的主时钟信号来采集所有地址、数据和共用信息的SDRAM对比起来,在存储器控制器

9、处采用DQS选通信号对读取数据进行采样可以很方便地获得高得多的帯宽。但是,采用数 据选通信号要求做出另一项关键性的决定,而这项决定対存储器控制器产生着影响,即,将 数据选通信号的边沿放置在数据眼的哪一个相对位置上。在理想条件下,最合理的对准方式 是将数据选通信号边沿精确地放置在数据眼的中间,从而可以轻松方便地在控制器处采集到 数据。但是,真实世界导致SDRAM所采用DLL具有相当大的复杂度,因为DLL原先只 是用于消除吋钟插入延迟现象的用途。要将数据选通脉冲边沿与DDR数据眼的中心对准就 要求SDRAM DLL将选通脉冲边沿完美地移位90度。从逻辑上讲,由于数量较多的存储器 部件在典型情况下与

10、同一存储器控制器进行接口时,所以将成本负担添加到存储器部件上显 得很不合理。因此,所做出的决定是将读取数据眼的边沿与数据选通脉冲的边沿对准,这样 就让DDRn SDRAM的应用更加容易(也更加便宜,不过让控制器更加复杂化)。将数据选 通脉冲移位到读取数据眼正中以便正确采样数据的负担便落到了控制器的肩头。相反地,对 于发送到DDRn SDRAM的写入数据,所做出的决定是要求数据选通脉冲对中于写入数据眼 的中心,以方便SDRAM对数据进行采样。再一次,这个决定耍求DDRn控制器加入复杂 的电路,这些电路是通过精确调整时序以放置数据选通脉冲边沿位置时所必需的。以下为图片译文:控制器 ? 特意保持了

11、SDRAM的简洁性? 将复杂度加入到存储器控制器中指令(SDR)控制器DLL生成存储器通道时钟并精密地调整SDR地址和指令边沿的时序(寻址总线会承受很重的负荷)写入至DRAM (DDR) 控制器发送“中心对准的” DQS选通脉冲以及DQ脉冲,控制 器DLL电路调节DQ和DM边沿的时序,将DQS对准到数据眼的中心并且让DQS与CK 对准从DRAM读取(DDR)SDRAM发送“边沿对准的” DQS脉冲以及DQ,控制器DLL用于移动DQS边沿至读取数据眼的中央。图2.用于DDRn SDRAM读取和写入操作的DQS与DQ间的关系最后一项对存储器控制器设计有影响的关键性决定与数据选通脉冲木身有关,即,数

12、据选通 脉冲本身应当采用单向(采用1个选通信号进行读取操作,再采用另1个选通信号进行写入 操作)还是双向(采用同1个选通信号,通过反相来处理后,用于读取和写入操作)。最终, 为了保留引脚数量以及出于其它原因,JEDEC采用了双向数据选通脉冲作为标准。这项决 定导致数据选通脉冲并不是可以自由运行的时钟信号,而是变成,在输出数据时,tlDDRn SDRAM进行驱动;而在有写入数据提交到DDRn SDRAM时必须由存储器控制器进行驱动。作为-种后见之明,从总成本的角度来看,这些关键性的决定对于典型的PC机存储器子系 统是正确的,这样能够将存在复杂部件的芯片数量控制在最少。但是,结果是这些关键性决 策

13、将全部沉重的负担留给了存储器控制器。对于向DDRn SDRAM的写入操作来说,存储器 控制器必须将数据选通脉冲放置到数据眼的中心。对于从DDRn SDRAM读取的操作来说, 存储器控制器必须移位数据选通脉冲至到数据眼的中心以便正确采集数据。在此之外,数据 选通脉冲并不是自由运行的定时信号,从而导致在存储器控制器内要求配备主/从DLL或等 同电路。在典型情况下,存储器控制器采用一个主时序电路來与自由运行的定时系统时钟保 持锁定,并采用一个从时序电路来执行非连续性数据选通脉冲的移位操作,例如与DDR数 据眼对中的数据选通脉冲边沿。DDR2和DDR3 SDRAM提供了一种将选通信号变成差分信号的选择

14、方案,从而导致了数据 选通脉冲功能的进一步复杂化。本意是为了能够跟踪单次结束型的数据信号,差分型数据选 通脉冲加入了一个差分逻辑阈值,使得系统对于转换速率的更加灵敏。这样的情况已经通过 采用根据信号转换速率建立的大量降速率表而得到了很大程度的纠正。如果存储器控制器或SDRAM都没有驱动数据,则各双向数据选通脉冲引脚处于三态状态 下(无驱动,这些引脚被拉至终接电压电位VTT)。为了防止处于三态下的DQS上的噪音 生成假DQS边沿信号,数据选通脉冲输入缓存器在典型情况下会在存储器控制器得到启用, 使得DQS只能在读取周期内处于活动状态下。DQS输入缓存器能够在存储器控制器实施一 项方案,这项方案能

15、够对各类不同延迟现象和不确定现象做出补偿,例如I/O延迟、印刷电 路板延迟、CAS滞后、附加CAS滞后,以及一般性的时序不确定现象。在典型情况下,在 启动时会执行一个数据训练序列,以寻找到相对于DQS输入缓存器启用信号的最优位置。 这个目标可以通过采用具有确定性的模式执行读取操作并同时顺利扫描到可能的系统延迟 数值来达到。DDR PHY -不仅仅是I/O对于要求提供一个与外部DDRn SDRAM接口的系统级芯片(SoC)来说,物理接口 (PHY) 在最低程度上的要求包括,与应用具体相关的SSTL I/O以及一些用于处理数据选通脉冲时 序要求的解决方案。DDR2和DDR3 SDRAM PHY均采

16、用了 SSTL I/O电路,这种电路在芯 片终接(ODT)电阻器上加入可编程性,以这个电阻器替代了以前那些要求作为外部部件 提供的电阻器。此外,还要求采用某些形式的PLL、DLL或经校准延迟电路,按照如上文 所示的方式,移位数据选通脉冲至数据眼的。采用经校准延迟电路的解决方案在典型情况下采用了一个训练信号序列,这个序列采用预期 数据对延迟线进行了从最小值至最大值的扫描,以寻找到失败和合格区域的边沿位置,从而 最终能够将选通脉冲置于合格区域的中央。为了避免对温度和电压波动的敏感性,延迟线的 位置应当与时钟频率保持锁定,或进行频繁更新以便对任何漂移现象做出补偿。定时重新校 准也是一种能够解决这个问题的方法,相应的操作可以在DRAM刷新操作期间执行,从而 不必偷偷占用存储器通道。加入了 DLL或PLL的PHY无需进行外部校准,因为它们能够有效地执行自我校准操作。 PLL/DLL与时钟频率保持锁定,由于延迟线或VCO直在连续调整以匹配时钟频率,从而 免

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 其它办公文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号