文档详情

项目2三人多数表决电路设计

鲁**
实名认证
店铺
PPT
185.50KB
约10页
文档ID:592010630
项目2三人多数表决电路设计_第1页
1/10

项目二:三人表决电路设计项目二:三人表决电路设计1 一、设计思路 1 1.使用中、小规模集成电路来设计组合电路是最常.使用中、小规模集成电路来设计组合电路是最常见的逻辑电路设计方法设计组合电路的一般步骤如图所见的逻辑电路设计方法设计组合电路的一般步骤如图所示2 2..组合逻辑电路的设计组合逻辑电路的设计n步骤:步骤:①①根据对逻辑功能要求,列真值表根据对逻辑功能要求,列真值表 ② ②由真值表写出逻辑表达式由真值表写出逻辑表达式 ③ ③根据要求化简和变换逻辑函数表达式根据要求化简和变换逻辑函数表达式 ④ ④根据要求画出逻辑图根据要求画出逻辑图 ⑤ ⑤芯片选择,接成实物芯片选择,接成实物 ⑥ ⑥分析并比较设计的优劣分析并比较设计的优劣n设计目标:电路简单,所用器件最少设计目标:电路简单,所用器件最少, ,可靠性好等可靠性好等. .3 二、三人表决电路设计n要求:设计一个三人表决电路,结果按要求:设计一个三人表决电路,结果按““少数少数服从多数服从多数””的原则决定。

的原则决定n方法:方法: n((1 1)) :只用:只用74LS00 74LS00 ,,74LS1074LS10实现n ((SSISSI设计)设计)n((2 2)) :用:用74LS13874LS138和和74LS1074LS10实现n ((MSI MSI 设计)设计)n((3 3)) :用:用74LS15174LS151实现n ((MSI MSI 设计)设计)4 列出真值表如右表所示列出真值表如右表所示输入输入输入输入输出输出输出输出A AB BC CY Y0 00 00 00 00 00 01 10 00 01 10 00 00 01 11 11 11 10 00 00 01 10 01 11 11 11 10 01 11 11 11 11 1分析:分析:①①设设A、、B、、 C ::三人的意见三人的意见同意为逻辑同意为逻辑同意为逻辑同意为逻辑“1”“1”“1”“1”;不同意为逻辑;不同意为逻辑;不同意为逻辑;不同意为逻辑“0”“0”“0”“0”Y::表决结果表决结果事件通过为逻辑事件通过为逻辑事件通过为逻辑事件通过为逻辑“1”“1”“1”“1”;没通过为逻辑;没通过为逻辑;没通过为逻辑;没通过为逻辑“0”“0”“0”“0”②②由真值表写出逻辑表达式:由真值表写出逻辑表达式:方法一(用方法一(用SSISSI设计):设计): (用(用74LS0074LS00,,74LS1074LS10))5 ③③用卡诺图进行化简。

用卡诺图进行化简 1011 010010ABCL1111④④画出逻辑图画出逻辑图 图图 三人多数表决器逻辑图三人多数表决器逻辑图⑤⑤选择芯片并连接选择芯片并连接TTL: 2输入与门:输入与门:74LS00 3输入与非门:输入与非门:74LS206 7 n方法二(用译码器方法二(用译码器138138和与非门设计):和与非门设计):7413812345678161514131211109引脚图&741388 方法三:方法三:((((用用用用8 8选选选选1 1数据选择器数据选择器数据选择器数据选择器74LS15174LS151实现实现实现实现设计设计设计设计))))2 2.将输入变量接至数据选择器的地址输入端,即.将输入变量接至数据选择器的地址输入端,即A=A2,,B=A1,,C=A0输出变量接至数据选择器的输出端,即输出变量接至数据选择器的输出端,即Y=Y将逻辑函数将逻辑函数Y的最小项表达式与的最小项表达式与74151的功能表相比较的功能表相比较,,显然,显然,Y式中出现的最小项,对应的数据输入端应接式中出现的最小项,对应的数据输入端应接1,,Y式中没出现式中没出现的最小项,对应的数据输入端应接的最小项,对应的数据输入端应接0。

即即D3=D5=D6=D7=1;;D0=D1=D2=D4=0 YAD3474151G7DDDD162DY1DD02A5A0A B CY019 比较:n结论:MSI设计优于SSI设计的电路形式电路形式需芯片需芯片个数个数接线接线可靠性可靠性对芯片功能的对芯片功能的理解要求理解要求SSI设计设计复杂复杂多多多多一般一般低低MSI设计设计比比SSI简单简单少少少少优于优于SSI较高较高10 。

下载提示
相似文档
正为您匹配相似的精品文档
相关文档