级联分频器电路• 1.用 途74HC03D • 分频电路2.原 理• 电路如图1.7所示此电路将10MHz的数字信号或 模拟信号转化成其他频率的时基信号• 当输入频率为10MHz的正弦波时.N.将输入的 模拟信号转换为数字信号,电路要求模拟输入信 号的幅度大于75 0mVp_如果输入信号为数字 信号,R.、C,、R• 可以省略输入信号经N,整形后,由N输出周 期为lOOns的信号同时通过N作为IC (74HC390)第一个分频器的时钟脉冲,IC有两 个2、5、10分频器,第一个分频器2分频输出 1QA输出周期为200ns的信号,5分频输出l Qc输 出周期为500ns的信号• 10分频输出1QD输出驱动双稳态触发器FF,,输 出周期ltuS的信号,同时1Q输出的信号作为第 二个分频器的时钟脉冲,也进行2、5、10分频, 其输出信号的周期分别是2ti S、5ps和lOps• 如果需要更多的频率信号输出,可以级联更多的 IC每增加1片IC可以增加6种频率信号输 出,对输入信号的最大分频数增加100倍 • 每增加l片IC3,电路的电流消耗增加约12mA • 图1.7级联分频器电路。