文档详情

基于Multisim的拔河游戏机致远书苑

hs****ma
实名认证
店铺
DOC
575KB
约18页
文档ID:526226828
基于Multisim的拔河游戏机致远书苑_第1页
1/18

电子线路课程设计论文题 目 拔河游戏机 学 院 信息工程学院 专 业 电子信息工程 班 级 08 信工(2)班 学 号 200883080 200883083 姓 名 熊海清 刘春 指导老师 高玲 老师 2011 年 4 月摘 要本课程设计的内容是由信号发生器电路、可逆计数/译码器电路、胜负显示电路和控制电路四部分组成设计的一款电子拔河游戏机信号产生电路通过开关选择接地还是接电源产生的脉冲,经过由与非门和与门组成的RS触发器整形电路整形后脉冲信号可逆计数/译码电路中的计数器采用集成芯片二进制可逆计数器74ls192,译码器采用集成芯片4线-16线译码器CC4514由脉冲变化来控制9个发光二极管的亮灭,从而模仿现实生活中拔河的要求,并由计数器CC4518记录下两边的比分,在显示器DCD_hex上显示经调试仿真效果均达到课程设计要求关键词:信号发生器;可逆计数/译码器;74ls192;CC4514 AbstractOur curriculum design of programme - circuit is the signal, non-reversing count decoding circuit or circuit in the show and the control circuit of four sections of the design of a tug of war game. the signal an electronic circuit grounding or by a switch to choose the source produce pulses through the door and the door and the rs triggers plastic circuit after plastic surgery of pulses. reversible count decoding circuit counter the use of integrated chip in a binary counter 74ls192, coding for the use of integrated.Keywords: Signal generators;Code for the count;74ls192;CC4514 基础教育b目录前言 11 设计任务与要求 12 总体框图 12.1 设计方案 12.2 电路原理图 23 实验元器件选择及其功能 23.1实验器件 23.2主要器件极其相关功能 34 单元电路设计 94.1 整形电路 94.2 编码电路 94.3 译码电路 104.4控制电路 104.5胜负显示 115 总体设计电路图 126 安装与调试 137 性能测试与分析 138 设计总结 139 实验心得与体会 14参考文献 15前言 随着现代科技的不断发展,人们的生产生活水平也在不断提高。

与此同时,各式各样的仪器设备、新型家电产品都在不断出现,丰富着人们的生活,为人们排忧解难,娱乐身心拔河游戏机就是一种综合性、趣味性的试验,它结构简单,易安装与调试,使生产或者自行制作的最佳选择1 设计任务与要求(1)拔河游戏机需要15个或者9个发光二极管排列成一行,开机后只有中间一个发亮,以此作为拔河的中心线,游戏双方各持一个按键,迅速的,不断的按动产生脉冲,谁按得快,亮点向谁方向移动,没按一次,亮点移动一次移动到任一方终端二极管发亮,这一方就得胜,此时双方按键均无作用,输出保持,只有经复位后才使亮点回复到中心线2)显示器显示胜出者2 总体框图2.1 设计方案(1)本课题所设计的拔河游戏机由9电平指示灯排列成一行,开机之后只有中间一个电平指示灯亮,以此作为拔河的中心线可逆计数器原始状态为0000,经译码后输出中间的电平指示灯亮游戏双方各持一个按键,迅速地、不断地按动产生脉冲信号,谁按得快,亮点向谁方向移动,每按一次,亮点移动一次移到任一方终端指示灯点亮,这一方就获胜,此时双方按键均无作用,输出保持,只有经裁判复位后才使亮点恢复到中心线2)当一局比赛结束后,由点亮该终点灯的信号使电路封锁加减脉冲信号的作用,即实现电路自锁,使加减脉冲无效。

同时,使计分电路自动加分当两人比赛结束后,裁判可以让计分显示器清零3)控制电路部分应能控制由振荡器产生的脉冲信号进入计数器的加减脉冲的输入端,其进入方向则由参赛双方的按键信号决定2.2 电路原理图按键A、B整形电路可逆计数器译码器取胜计数器取胜显示发光二极管显示控制电路图2.13 实验元器件选择及其功能3.1实验器件+5V直流电源 5个单刀双掷开关 4个DCD_HEX 译码显示器 2个74LS192D 同步十进制可逆计数器 1片CC4514BD 4线—16线译码器 1片CC4518BD 双同步十进制计数器 1片74LS00D 与非门 8片74LS02D 或非门 1片74LS08D 与门 2片电阻 1KΩ 4个电阻 200Ω 9个发光二极管 LED 9个3.2主要器件极其相关功能(1)74LS08与门74LS08引出端符号:A B 输入端 Y 输出端图3.1 74LS08引脚图图3.2 74LS08逻辑功能图(2)74LS00与非门74LS00D引出端符号:A B 输入端 Y 输出端图3.3 74LS00引脚图 INPUTOUTPUTABYLLHHLHLHHHHL图3.4 74LS00逻辑功能图(3)74LS02D 或非门74ls02引出端符号:A B 输入端 Y 输出端图3.5 74LS02引脚图图3.6 74LS02逻辑功能图(4)74LS192D 同步十进制可逆计数器74LS192可预置的同步十进制可逆计数器,其主要电特性的典型值如下:74LS192 32MHz 95mW。

74LS192 的清除端是异步的当清除端(MR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能192 的预置是异步的当置入控制端(PL)为低电平时,不管时钟CP的状态如何,输出端(Q0~Q3)即可预置成与数据输入端(P0~P3)相一致的状态192 的计数是同步的,靠CPD、CPU同时加在 4 个触发器上而实现在CPD、CPU上升作用下Q0~Q3 同时变化,从而消除了异步计数器中出现的计数尖峰当进行加计数或减计数时可分别利用CPD或CPU,此时另一个时钟应为高电平当计数上溢出时,进位输出端(TCU)输出一个低电平脉冲,其宽度为CPU低电平部分的低电平脉冲;当计数下溢出时,错位输出端(TCD)输出一个低电平脉冲,其宽度为CPD低电平部分的低电平脉冲当把TCD和TCU分别连接后一级的CPD、CPU,即可进行级联图3.7 74LS192管脚图74LS192管脚说明:当置入控制端(PL)为低电平时,不管时钟CP的状态如何,输出端3,2,6,7即可预置成与数据输入端15,1,10,9相一致的状态,可当成输出端14为置零端 ;11为置数端3,2,6,7为输出端;14为置零端;5为加法计数端;4为减法计数端 ;12,13分别为进.借位端。

H=高电平 L=低电平 X=不定(高或低电平) ↑=由“低”→“高”电平的跃变图3.8 真值表图3.9 引脚功能表(5)CC4514BD  4线-16线译码器CC4514 由一可选通锁存器和一4 线-16 线译码器组成锁存器所保留地数据为在选通脉冲由1 至0 转换之前地最后输入数据INH 控制端将所有输出置为0,而与数据或选通脉冲的输入状态无关译码器功能表列出了输入数据的组合及对应的选择输出CC4514 提供了24 引线多层陶瓷双列直插(D)、熔封陶瓷双列直插(J)、塑料双列直插(P)3 种封装形式图3.10 4514BD管脚图4514BD管脚说明:A0~A3 — 数据输入端 INH — 输出禁止控制端LE — 数据锁存控制端Y0~Y15 — 数据输出端输   入 高电平输出端 输   入 高电平输出端 LEINHA3A2A1A0LEINHA3A2A1A0100000YO101001Y9100001Y1101010Y10100010Y2101011Y11100011Y3101100Y12100100Y4101101Y13100101Y5101110Y14100110Y6101111Y15100111Y711× × × × 无 101000Y800× × × × ① ①输出状态锁定在上一个LE=“1”时,A0~A3的输入状态图3.11 4514BD逻辑功能图(6)CC4518BD双十进制同步计数器 CC4518是一个双BCD同步加计数器,内含两个单元的加计数器,其功能表如真值表所示。

每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发由表可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CLK信号上升沿触发,触发信号由CLK端输入,ENABLE端置“1”RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CC4518才开始计数图3.12 4518BD管脚图4518BD管脚说明: 1CP、2CP — 时钟输入端 。

下载提示
相似文档
正为您匹配相似的精品文档