文档详情

组合逻辑电路中的竞争冒险

枫**
实名认证
店铺
PPT
243KB
约6页
文档ID:602049764
组合逻辑电路中的竞争冒险_第1页
1/6

单击此处编辑母版标题样式,abcd,单击此处编辑母版文本样式,abvd,第二级,第三级,第四级,第五级,*,4.3,组合逻辑电路中的竞争冒险,4.3.1,产生的竞争冒险的原因,4.3.2,消去竞争冒险的方法,4.3,组合逻辑电路中的竞争冒险,不考虑门的延时时间,考虑门的延时时间,当,A,=0,B,=1,4.3.1,产生的竞争冒险的原因,竞争,:,当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象冒险,:,两个输入端的信号取值的变化方向是相反时,如门电路输出端的逻辑表达式简化成两个互补信号相乘或者相加,,由竞争而可能产生输出干扰脉冲的现象4.3.2,消去竞争冒险的方法,1.,发现并消除互补变量,A,B,C,1,&,L,B=C,=0,时,为消掉,AA,,,变换逻辑函数式为,),)(,(,C,A,B,A,L,+,+,=,可能出现竞争冒险A,A,F,=,BC,B,A,AC,F,+,+,=,2.,增加乘积项,避免互补项相加,,,当,A=B,=1,时,根据逻辑表达式有,C,B,AC,L,+,=,当,A=B,=1,时,C,B,AC,L,+,=,C,B,AC,L,+,=,+,AB,C,C,L,+,=,AB,0,1,A,0,0,0,1,0,1,1,1,L,B,C,00,01 11 10,3.,输出端并联电容器,如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以在输出端并联一电容器,致使输出波形上升沿和下降沿变化比较缓慢,可对于很窄的负跳变脉冲起到平波的作用。

下载提示
相似文档
正为您匹配相似的精品文档