实验二实验二 组合逻辑电路(半加器全加器及逻辑运算)组合逻辑电路(半加器全加器及逻辑运算)一、实验目的1. 掌握组合逻辑电路的功能测试2. 验证半加器和全加器的逻辑功能3. 学会二进制数的运算规律二、试验仪器及材料器件 74LS00 二输入端四与非门 3 片;74LS86 二输入端四异或门 1 片74LS54 四组输入与或非门 1 片三、预习要求1. 预习组合逻辑电路的分析方法2. 预习用非门和异或门构成的半加器、全加器的工作原理四、实验内容1. 组合逻辑电路功能测试1)用 2 片 74LS00 组成图 2.1 所示逻辑电路为便于接线和检查,在图中要注明芯片编号各引脚对应的编号2)图中 A、B、C 接电平开关,Y1、Y2 接发光管电平显示3)按表 2.1 要求,改变 A、B、C 的状态填表并写出 Y1,Y2 表达式4)运算结果与实验比较ABCY2Y1&&&&&&&1112121 218 9812 134 511131162136 2 G754G3G412G5G1G23G6图 2.1表 2.12.测试用异或门(74LS86)和与非门组成的半加器的逻辑功能根据半加器的逻辑表达式可知,半加器 Y 是 A、B 的异或,而进位 Z 是A、B 相与,故半加器可用一个集成异或门和二个与非门组成如图 2.2。
1)用异或门和与门接成以上电路A、B 接电平开关,Y、Z 接电平显示2)按表 2.2 要求改变 A、B 状态,填表3.测试全加器的逻辑功能(1)写出图 2.3 电路的逻辑表达式输入输出ABCY1Y2000111100011100101110010A0101 输入端 B0011Y 输出端 ZAB1 22134 5=1&&yZ63图 2.2(2)根据逻辑表达式列真值表3)根据真值表画逻辑函数 SiCi的卡诺图 (4)填写下表各点状态AiBiCi-1YZX1X2X3SiCi0000101001100010111010 00 11 10Bi、Ci—1Ai10 00 11 10Bi、Ci—1Ai1Si=1 0Ci=1 013&&&&&&&&&111122222AiCi-1BiyX1X2SiCiX3ZY= Z= X1= X2= X3= Si= Ci=图 2.3111(5)按原理图选择与非门并接线进行测试,将测试结果记入表 2.4 并与上表进行比较看逻辑功能是否一致4.测试用异或、与非门组成的全加器的逻辑功能。
全加器可以用两个半加器和两个与门一个或门组成,在实验中,常用一块双异或门、一个与或非门和一个与非门实现1)画出用异或门、与或非门和非门实现全加器的逻辑电路图,写出逻辑表达式2)找出异或门、与或非门和与门器件按自己画出的图接线接线时注意与或非门中不用的与门输入端接地3)当输入端 AiBi及 Ci-1为下列情况时,用万用表测量 Si 和 Ci 的电位并将其转为逻辑状态填入下表表 2.4AiBiCi-1CiSi000001010011100101110111Ai00001111Bi00110011输入端Ci-101010101Si 输出端 Ci五、实验报告五、实验报告1.整理实验数据、图表并对实验结果进行分析讨论2. 总结组合逻辑电路的分析方法。