文档详情

DDR时序测试方法

新**
实名认证
店铺
DOC
871KB
约14页
文档ID:483154156
DDR时序测试方法_第1页
1/14

DDR时序测试方法1. 参考文献:RS -Spri ngdale-G/P/PE MCH external desig n specificati on (EDS) adde ndum (nu mber:780)2. 测试目的:在P4D项目(Springdale-G/PE)中,主要看System ddr Data和Strobe信号的时序质量是否满足规范要求•3. 测试内容和规范特别说明:时序测试中参考电平的值为 0.5*Vcc DDR,具体值的计算如下表:symbolparameterminNomMaxUn itVCC_DDRDDR i/o supply voltage2.52.62.7V0.5*VCC_DDR(参考电平)1.251.31.35VTable 1 DDR in terface AC characteristics at 400 MHZ (spri ngdale G/PE only)System memory clock tim ingssymbolparameterminmaxun itfigureno tesTckSCMDCLK period5.0nsTchSCMDCLK high time2.23nsTclSCMDCLK low time2.23nsTjitSCMDCLK cycle to cycle jitter300psTskewSCMDCLK /SCMDCLK#)300pssystem memory data and strobe sig nal tim ingsymbolparameterminmaxun itfigureno tesTdvbSDQ[63,0],SDM[7:0]valid beforeSDQ[7:0] rising or falling edge0.89nsTdvaSDQ[63,0],SDM[7:0]valid afterSDQ[7:0] rising or falling edge0.89nsTsugmchSDQ in put setup tine to SDQS rising or falli ng edge-0.58nsThdgmchSDQ in put hold tine after SDQS rising or falli ng edge1.7nsTdssgmchSDQS falling edge output access time to SCMDCLK rising edge1.78nsNote2TdshgmchSDQS falling edge output access time to SCMDCLK rising edge1.88nsNote2TwpregmchSDQS write preamble durati on3.353.9nsTwpstgmchSDQS write postamble durati on2.1nsTdqssgmchSCMDCLK rising edge output access time,where a writecomma nd is refere need to the first SDQS risi ng edge4.235.73nsTpoeSCMDCLK rising edge output0.53nsNote2access time,where a writecomma nd is refere need to the SDQS preamble falli ng edgeNote2:SCMDCLK 上升沿参考 SCMDCLK 上升沿和SCMDCLK#下降沿的交叉点;SCMDCLK下降沿参考 SCMDCLK下降沿和 SCMDCLK#上升沿的交叉点,即参考电平为 1.3V.(参考电平以intel最新规范为主)4. DDR信号说明1)DDR信号分组及描述Tablo 5-1. Intel'* (G)MCH DDR Signal GroupsSectionGroupSignal NameDssciiption5 2.1□ataSDOJ63.0JData BusOaCB M eslfsSDOSJ7 0]Data Sirota5.2.2ControlSCKE」3.0]ClwA EnableSCSJ3:OJ#Chp Select523Address / CwnmandlSMAAJ12 6. 3.0]Memory Address BusSBAJ1:0)Bank Address (Baink Select)SFtAS#Row iMdress SeiiectSCAS«Cdumn Aotiress SeieclSWE«Writer 邑 nabla*5.2.4CPC AddressSMAAJSJ^JIMemorjir Address Bus CPC signalsShAABJ5,4.Z1|Memcnry Addrew Bus CPC signals5.2.5Clocks'SCMD_SCK[5.0|DDR-SDRaM Diffsfanlial ClocksSCMD_SCK[5.0|#DDR-SDRAMl In^&rted Drflenential Cloctcs5.26P@€dt>ackSRCVEN_OUT#Output Feedback Signal亡 UEN_IM#Input Feedback Signal2)数据和选通信号的对应关系(共8组):Table 5-3. SDQ/SDM to SDQS MappingSDQ/SDMSDQSSDQ_[7:0)/SDM_0SDQS_0SDQJ15;B]/SDM^1SDQS_1SDQJ23:16)/SDM_2SDQS_2SDQJ31:24)/ SDM_3SDQS_3SDQJ39:32)/SDM_^ISDQS_4SDQJ47:40]/SDM^5SDQS_5SDQ_[55:43]/SDM_6SDGS_6SDQ_[63:56)/SDM_7SDQS_73)对应每个具体项目,规范中的信号名和项目中的信号名有所区别 ,以P4D为例,对应如下:SDQ[63,0] — MD_A[63,0]或 MD_B[63,0]SDM[7,0] — DQMA[7,0]或 DQMB[7,0]SDQS[7,0] — DQSA[7,0]或 DQSB[7,0]5. 测试配置1)硬件设置:a) 示波器:TEK7104或带宽更高的示波器如 7404b) 探头:带宽为1.5G的探头P6245共3个,c) 测试前各通道探头必须 deskew,保证测试结果的正确性,参考deskew方 法d) 测试时调用配置文件 DDR.set(自建,包括触发模式,触发电平,偏移电平, 垂直与水平刻度等 )e) 注意 :所需示波器带宽按照被测 CLOCK 和选通信号的上升和下降时间确定 .f) 为减小读数误差 ,测试时尽量让显示图形充满屏幕2) 软件设置 :运行 DDR margin 程序或 3DMARK2002.6. 测试方法1)tdvb1.1) 参数意义 :tdva 和 tdvb 是在写操作时的时序 .分别表示写操作时数据信号的建立时间和保持时 间.tdvb 是写操作时数据信号的建立时间 ,指从数据信号有效到选通信号的上升沿 (或下降沿)的时间, 数据信号包括 SDQ[63,0], SDM[7,0]; 选通信号包括 SDQS[7,0].1.2) 测试方法(说明:测试前各通道探头必须 deskew,保证测试结果的正确性,参考deskew方法)a) driver 端测试 :示波器使用三个通道 CH1,CH2,CH3. 测试时选用相对应 的一对数据信号和选通信号 ,(如数据信号选 MD_b0, 选通信号选DQS_bO). CH1 接在 DQS_bO 靠近 GMCH —端,CH2 接在 MD_bO 靠近 GMCH —端,CH3接在 MD_b0靠近DDR 一端(CH2和CH3用来判定GMCH处于读状态还是写状态),选用数据通道(CH2)作为示波器的触 发, 当捕捉到的波形显示 CH2 超前 CH3 时,表明 GMCH 处于写操作状 态,此时用光标进行测量 .数据信号和选通信号的参考电平为 1.3V.b) receiver 端测试 :示波器使用三个通道 CH1,CH2,CH3. 测试时选用相对应的一对数据信号和选通信号 ,(如数据信号选 MD_b0, 选通信号选DQS_b0). CH1 接在 DQS_b0 靠近 DDR 一端 , CH2 接在 MD_b0 靠近 GMCH 一端,CH3接在 MD_b0靠近DDR 一端(CH2和CH3用来判定 GMCH处于读状态还是写状态),选用数据通道(CH2)作为示波器的触 发, 当捕捉到的波形显示 CH2 超前 CH3 时,表明 GMCH 处于写操作状 态,此时用光标进行测量 .数据信号和选通信号的参考电平为 1.3V.c) 对写操作 ,规范针对 receiver 端测试 ,故 receiver 端测试必测 ,driver 端测 试可选 ,作为参考 )d) 其它 7 组的测试同上 .1.3) 测量结果参考图■ 埠r 卿)-V” ■ ■ - ■ ■ + - - I I L-jjjiJi*■■■■■■■■<■ ■■■■■■■ T :*n*iCCM -V■¥=. .;", .;.. . ;… "I …. ;"… | I WrinH*Ch1 黑4W ◎ 須 毗 WC耐 口 叶 MZQH 25G54iT4g^JM讯 WtW/ fi *5 a IM z 7TOhiV(说明:上图为driver端的测试结果,CH1和CH2为数据信号,其中CH1为北桥端,CH2为DDR端,CH3为选通信号,与测试方法所叙有点差异 )图中测量结果tdvb=1.2ns,符合规范.2)tdva2.1) 参数意义:tdva指从选通信号的上升沿 (或下降沿)到数据信号有效的时间 ,数据信号包括SDQ[63,0], SDM[7,0];选通信号包括 SDQS[7,0].2.2) 测试方法a) driver端测试:示波器使用三个通道 CH1,CH2,CH3.测试时选用相对应的一对数据信号和选通信号,(如数据信号选 MD_b0,选通信号选 DQS_b0). CH1接在DQS_b0 靠近 GMCH 一端,CH2 接在 MD_b0 靠近 GMCH 一端,CH3 接在 MD_b0靠近DDR 一端(CH2和CH3用来判定GMCH处于读状态还是写状态),选用数 据通道(CH2)作为示波器的触发,当捕捉到的波形显示 CH2超前CH3时表明GMCH处于写操作状态,此时用光标进行测量.数据信号和选通信号的参考电平 为 1.3V..b) re。

下载提示
相似文档
正为您匹配相似的精品文档