【2017年整理】安徽农业大学数字电子技术题库

上传人:爱****1 文档编号:950091 上传时间:2017-05-23 格式:DOC 页数:33 大小:4.94MB
返回 下载 相关 举报
【2017年整理】安徽农业大学数字电子技术题库_第1页
第1页 / 共33页
【2017年整理】安徽农业大学数字电子技术题库_第2页
第2页 / 共33页
【2017年整理】安徽农业大学数字电子技术题库_第3页
第3页 / 共33页
【2017年整理】安徽农业大学数字电子技术题库_第4页
第4页 / 共33页
【2017年整理】安徽农业大学数字电子技术题库_第5页
第5页 / 共33页
点击查看更多>>
资源描述

《【2017年整理】安徽农业大学数字电子技术题库》由会员分享,可在线阅读,更多相关《【2017年整理】安徽农业大学数字电子技术题库(33页珍藏版)》请在金锄头文库上搜索。

1、1安农大数字电子技术基础试题(一) 一、填空题 : (每空 1分,共 10分) 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数 L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型 JK触发器的特性方程 = 。 5 . 用 4个触发器可以存储 位二进制数。 6 . 存储容量为 4K8位的 RAM存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题 3分,共 30分 ) 1.设图 1中所有触发器的初始状态皆为 0,找出图中触发器在时钟信号作用下,输出电压波形恒为 0的是:

2、( )图。 图 1 2.下列几种 TTL电路中,输出端可实现线与功能的电路是( )。 A、或非门 B、与非门 2C、异或门 D、OC 门 3.对 CMOS与非门电路,其多余输入端正确的处理方法是( )。 A、通过大电阻接地(1.5K) B、悬空 C、通过小电阻接地(1K) D、通过电阻接 V CC 4.图 2所示电路为由 555定时器构成的( )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T 触发器 5.请判断以下哪个电路不是时序逻辑电路( )。图 2A、计数器 B、寄存器C、译码器 D、触发器 6下列几种 A/D转换器中,转换速度最快的是( )。 图 2 A、并行 A/D转换

3、器 B、计数型 A/D转换器 C、逐次渐进型 A/D转换器 D、双积分 A/D转换器 7某电路的输入波形 u I 和输出波形 u O 如图 3 所示,则该电路为( )。 图 3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK 触发器 38要将方波脉冲的周期扩展 10倍,可采用( )。 A、10 级施密特触发器 B、10 位二进制计数器 C、十进制计数器 D、10 位 D/A转换器 9、已知逻辑函数 与其相等的函数为( )。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有 3个时,最多可以有( )个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简 (每题

4、5分,共 10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。 (每题 6分,共 12分) 1、写出如图 4所示电路的真值表及最简逻辑表达式。 4图 4 2、写出如图 5所示电路的最简逻辑表达式。 图 5 五、判断如图 6 所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形 (8 分) t 5图 6 六、用如图 7 所示的 8选 1数据选择器 CT74LS151实现下列函数。(8 分) Y(A,B,C,D)=

5、m(1,5,6,7,9,11,12,13,14) 图 7 七、用 4 位二进制计数集成芯片 CT74LS161采用两种方法实现模值为 10的计数器,要求画出接线图和全状态转换图。(CT74LS161 如图 8所示,其 LD端为同步置数端,CR 为异步复位端)。(10 分) 6图 8 八、电路如图 9 所示,试写出电路的激励方程,状态转移方程,求出 Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在 CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。 (设 Q 0 、Q 1 的初态为 0。) (12 分) 数字电子技术基础试题(一)参考答案 一、填空题 : 1 (3

6、0.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高电平、低电平和高阻态。 74 . 。 5 . 四。 6 . 12、 8 二、选择题: 1.C 2.D 3.D 4.A 5.C 6.A 7.C 8.C 9.D 10.C 三、逻辑函数化简 1、Y=A+B 2、用卡诺图圈 0的方法可得:Y=( +D)(A+ )( + ) 四、 1、 该电路为三变量判一致电路,当三个变量都相同时输出为 1,否则输出为 0。 2、 B =1, Y = A , B =0 Y 呈高阻态。 五、 u 0 = u A u B ,输出波形 u 0 如图 10 所示: 8图

7、 10 六、如图 11 所示: D 图 11 七、接线如图 12 所示: 图 12 9全状态转换图如图 13 所示: ( a ) ( b ) 图 13 八、 , , 波形如图 14 所示: 10数字电子技术基础试题(二) 一、填空题 : (每空 1分,共 10分) 1八进制数 (34.2 ) 8 的等值二进制数为( ) 2 ; 十进制数 98 的 8421BCD 码为( ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入 电平。 3 .图 15所示电路 中 的最简逻辑表达式为 。 图 15 4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。 115. 若将一个

8、正弦波电压信号转换成同一频率的矩形波,应采用 电路。 6. 常用逻辑门电路的真值表如表 1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 ;F 2 ;F 3 。 二、选择题: (选择一个正确答案填入括号内,每题 3分,共 30分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( ) A、m 1 与 m 3 B、m 4 与 m 6 C、m 5 与 m 13 D、m 2 与 m 8 2、 L=AB+C 的对偶式为:( ) A 、 A+BC ;

9、 B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是 ( ) A、 与非 B、或非 C、 与或非 D、异或 4、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出: 为( )。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器 126存储容量为 8K8位的 ROM存储器,其地址线为( )条。 A、8 B、12 C、13 D

10、、14 7、一个八位 D/A转换器的最小电压增量为 0.01V,当输入代码为 10010001时,输出电压为( )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T 触发器中,当 T=1时,触发器实现( )功能。 A、置 1 B、置 0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、JK 触发器 B、3/8 线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RAM B、ROM C、 PROM D、EPROM 三、将下列函数化简为最简与或表达式(本题 10 分) 1. (代数

11、法) 2、 F 2 ( A,B,C,D)=m (0,1,2,4,5,9)+d (7,8,10,11,12,13)(卡诺图法) 四、分析如图 16 所示电路,写出其真值表和最简表达式。(10 分) 13五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D 为 8421BCD码时,输出 Y为1,否则 Y为 0。(要求写出设计步骤并画电路图) (10 分) 六、分析如图 17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? (10 分) 七、试说明如图 18 所示的用 555 定时器构成的电路功能,求出 U T+ 、U T- 和 U

12、 T ,并画出其输出波形。 (10 分) 14图 18 八、如图 19所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10 分) 图 19 数字电子技术基础试题(二)参考答案 一、填空题 : 11100.01 , 10011000 15 高 AB 两 , 一 多谐振荡器 同或 , 与非门 , 或门 二、选择题: 1 D 2. B 3. D 4. B 5. A 6. C 7. C 8. C 9. C 10. B 三、 1. 2. 四、 1. 2. , , , 五、 六、同步六进制计数器,状态转换图见图 20。 图 20 16七

13、、 , , ,波形如图 21 所示 图 21 八、 八进制计数器电路如图 22 所示。 数字电子技术试题(三)及答案.17一选择题(18 分)1以下式子中不正确的是( )a1AAbAA=Ac Bd1A12已知 下列结果中正确的是( )AYaYAbYBcYABd 3TTL 反相器输入为低电平时其静态输入电流为( )a3mAb5mAc1mAd7mA4下列说法不正确的是( )a集电极开路的门称为 OC门b三态门输出端有可能出现三种状态(高阻态、高电平、低电平)cOC 门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5以下错误的是( )a数字比较器可以比较数字大小b实现两个一位二

14、进制数相加的电路叫全加器c实现两个一位二进制数和来自低位的进位相加的电路叫全加器d编码器可分为普通全加器和优先编码器6下列描述不正确的是( )a触发器具有两种状态,当 Q=1 时触发器处于 1 态b时序电路必然存在状态循环c异步时序电路的响应速度要比同步时序电路的响应速度慢 d边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7电路如下图(图中为下降沿 Jk 触发器) ,触发器当前状态 Q3 Q2 Q1为“011” ,请问时钟作用下,触发器下一状态为( )18a “110” b “100” c “010” d “000”8、下列描述不正确的是( )a时序逻辑电路某一时刻的

15、电路状态取决于电路进入该时刻前所处的状态。b寄存器只能存储小量数据,存储器可存储大量数据。c主从 JK 触发器主触发器具有一次翻转性d上面描述至少有一个不正确9下列描述不正确的是( )aEEPROM 具有数据长期保存的功能且比 EPROM 使用方便b集成二十进制计数器和集成二进制计数器均可方便扩展。c将移位寄存器首尾相连可构成环形计数器d上面描述至少有一个不正确二判断题(10 分)1TTL 门电路在高电平输入时,其输入电流很小,74LS 系列每个输入端的输入电流在 40uA以下( )2三态门输出为高阻时,其输出线上电压为高电平( )3超前进位加法器比串行进位加法器速度慢( )4译码器哪个输出信号有效取决于译码器的地址输入信号( )5五进制计数器的有效状态为五个( )6 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。 ( )7 当时序逻辑电路存在无效循环时该电路不能自启动()8 RS 触发器、JK 触发器均具有状态翻转功能( )9 D/A的含义是模数转换( )10构成一个 7进制计数器需要 3个触发器( )三计算题(5 分)如图所示电路在 Vi0.3V 和 Vi5V 时输出电压 V0分别为多少,三极管分别工作于什么区(放大 区、截止区、饱和区) 。四分析题(24 分)1分析如图所示电路的逻辑功能,Vi1 0 k3

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号