计算机组成原理期末考试习题及答案资料

上传人:w****i 文档编号:94504266 上传时间:2019-08-07 格式:DOC 页数:70 大小:3.28MB
返回 下载 相关 举报
计算机组成原理期末考试习题及答案资料_第1页
第1页 / 共70页
计算机组成原理期末考试习题及答案资料_第2页
第2页 / 共70页
计算机组成原理期末考试习题及答案资料_第3页
第3页 / 共70页
计算机组成原理期末考试习题及答案资料_第4页
第4页 / 共70页
计算机组成原理期末考试习题及答案资料_第5页
第5页 / 共70页
点击查看更多>>
资源描述

《计算机组成原理期末考试习题及答案资料》由会员分享,可在线阅读,更多相关《计算机组成原理期末考试习题及答案资料(70页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理练习题一、 单项选择题1CPU响应中断的时间是_C_。 A中断源提出请求; B取指周期结束; C执行周期结束; D间址周期结束。 2下列说法中_C_是正确的。 A加法指令的执行周期一定要访存; B加法指令的执行周期一定不访存; C指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3垂直型微指令的特点是_C_。 A微指令格式垂直表示; B控制信号经过编码产生; C采用微操作码; D采用微指令码。 4基址寻址方式中,操作数的有效地址是_A_。 A基址寄存器内容加上形式地址(位移量); B程序计数器内容加上形式地

2、址; C变址寄存器内容加上形式地址; D寄存器内容加上形式地址。 5常用的虚拟存储器寻址系统由_A_两级存储器组成。 A主存辅存; BCache主存; CCache辅存; D主存硬盘。 6DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作_A_。 A停止CPU访问主存; B周期挪用; CDMA与CPU交替访问; DDMA。 7在运算器中不包含_D_。 A状态寄存器; B数据总线; CALU; D地址寄存器。 8计算机操作的最小单位时间是_A_。 A时钟周期; B指令周期; CCPU周期;D中断周期。 9用以指定待执行指令所在地址的是_C_。 A

3、指令寄存器; B数据计数器; C程序计数器; D累加器。 10下列描述中_B_是正确的。 A控制器能理解、解释并执行所有的指令及存储结果; B一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C所有的数据运算都在CPU的控制器中完成; D以上答案都正确。 11总线通信中的同步控制是_B_。 A只适合于CPU控制的方式; B由统一时序控制的方式; C只适合于外围设备控制的方式; D只适合于主存。 12一个16K32位的存储器,其地址线和数据线的总和是_B_。 A48; B46; C36; D32。 13某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是_A_。A512K

4、; B1M; C512KB; D1MB。 14以下_B_是错误的。A中断服务程序可以是操作系统模块; B中断向量就是中断服务程序的入口地址; C中断向量法可以提高识别中断源的速度; D软件查询法和硬件法都能找到中断服务程序的入口地址。 15浮点数的表示范围和精度取决于_C_ 。 A阶码的位数和尾数的机器数形式; B阶码的机器数形式和尾数的位数; C阶码的位数和尾数的位数; D阶码的机器数形式和尾数的机器数形式。 16响应中断请求的条件是_B_。 A外设提出中断; B外设工作完成和系统允许时; C外设工作完成和中断标记触发器为“1”时; DCPU提出中断。 17以下叙述中_B_是错误的。 A取指

5、令操作是控制器固有的功能,不需要在操作码控制下完成; B所有指令的取指令操作都是相同的; C在指令长度相同的情况下,所有指令的取指操作都是相同的; D一条指令包含取指、分析、执行三个阶段。 18下列叙述中_A_是错误的。 A采用微程序控制器的处理器称为微处理器; B在微指令编码中,编码效率最低的是直接编码方式; C在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短; DCMAR是控制器中存储地址寄存器。 19中断向量可提供_C_。 A被选中设备的地址; B传送数据的起始地址; C中断服务程序入口地址; D主程序的断点地址。 20在中断周期中,将允许中断触发器置“0”的操作由_A_完成。

6、 A硬件; B关中断指令; C开中断指令; D软件。21冯诺伊曼机工作方式的基本特点是_B_。 A多指令流单数据流; B按地址访问并顺序执行指令; C堆栈操作; D存储器按内容选择地址。 22程序控制类指令的功能是_C_。 A进行主存和CPU之间的数据传送; B进行CPU和设备之间的数据传送; C改变程序执行的顺序; D一定是自动加+1。 23水平型微指令的特点是_A_。 A一次可以完成多个操作; B微指令的操作控制字段不进行编码; C微指令的格式简短; D微指令的格式较长。 24存储字长是指_B_。 A存放在一个存储单元中的二进制代码组合; B存放在一个存储单元中的二进制代码位数; C存储单

7、元的个数; D机器指令的位数。 25CPU通过_B_启动通道。 A执行通道命令; B执行I/O指令; C发出中断请求; D程序查询。 26对有关数据加以分类、统计、分析,这属于计算机在_C_方面的应用。 A数值计算; B辅助设计; C数据处理; D实时控制。 27总线中地址线的作用是_C_。 A只用于选择存储器单元; B由设备向主机提供地址; C用于选择指定存储器单元和I/O设备接口电路的地址; D即传送地址又传送数据。 28总线的异步通信方式_A_。 A不采用时钟信号,只采用握手信号; B既采用时钟信号,又采用握手信号; C既不采用时钟信号,又不采用握手信号; D既采用时钟信号,又采用握手信

8、号。 29存储周期是指_C_。 A存储器的写入时间; B存储器进行连续写操作允许的最短间隔时间; C存储器进行连续读或写操作所允许的最短间隔时间; D指令执行时间。 30在程序的执行过程中,Cache与主存的地址映射是由_C_。 A操作系统来管理的; B程序员调度的; C由硬件自动完成的; D用户软件完成。 31以下叙述_C_是正确的。 A外部设备一旦发出中断请求,便立即得到CPU的响应; B外部设备一旦发出中断请求,CPU应立即响应; C中断方式一般用于处理随机出现的服务请求; D程序查询用于键盘中断。 32加法器采用先行进位的目的是_C_ 。 A优化加法器的结构; B节省器材; C加速传递

9、进位信号; D增强加法器结构。 33变址寻址方式中,操作数的有效地址是_C_。 A基址寄存器内容加上形式地址(位移量); B程序计数器内容加上形式地址; C变址寄存器内容加上形式地址; D寄存器内容加上形式地址。 34指令寄存器的位数取决于_B_。 A存储器的容量; B指令字长; C机器字长; D存储字长。 35在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于_A_。 A同步控制; B异步控制; C联合控制; D人工控制。 36下列叙述中_B_是正确的。 A控制器产生的所有控制信号称为微指令; B微程序控制器比硬连线控制器更加灵活;C微处理器的程序称为微程序; D指令就是微指令

10、。 37CPU中的译码器主要用于_B_ 。 A地址译码; B指令译码; C选择多路数据至ALU; D数据译码。 38直接寻址的无条件转移指令功能是将指令中的地址码送入_A_。 APC; B地址寄存器; C累加器; DALU。 39DMA方式的接口电路中有程序中断部件,其作用是_C_。 A实现数据传送; B向CPU提出总线使用权; C向CPU提出传输结束; D发中断请求。 40下列器件中存取速度最快的是_C_ 。 ACache; B主存; C寄存器; D辅存。41直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是_C_。 A直接、立即、间接; B直接、间接、立即; C立即、直接、间接;

11、 D立即、间接、直接。 42存放欲执行指令的寄存器是_D_。 AMAR; BPC; CMDR; DIR。 43在独立请求方式下,若有N个设备,则_B_。 A有一个总线请求信号和一个总线响应信号; B有N个总线请求信号和N个总线响应信号; C有一个总线请求信号和N个总线响应信号; D有N个总线请求信号和一个总线响应信号。 44下述说法中_C_是正确的。 A半导体RAM信息可读可写,且断电后仍能保持记忆; B半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的; C半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。 45DMA访问主存时,向CPU发出请求,获得

12、总线使用权时再进行访存,这种情况称作_B_。 A停止CPU访问主存; B周期挪用; CDMA与CPU交替访问; DDMA。 46计算机中表示地址时,采用_D_ 。 A原码; B补码; C反码; D无符号数。 47采用变址寻址可扩大寻址范围,且_C_。 A变址寄存器内容由用户确定,在程序执行过程中不可变; B变址寄存器内容由操作系统确定,在程序执行过程中可变; C变址寄存器内容由用户确定,在程序执行过程中可变; D变址寄存器内容由操作系统确定,在程序执行过程不中可变; 48由编译程序将多条指令组合成一条指令,这种技术称做_C_。 A超标量技术; B超流水线技术; C超长指令字技术; D超字长。

13、49计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用_C_控制方式。 A延长机器周期内节拍数的; B异步; C中央与局部控制相结合的; D同步; 50微程序放在_B_中。 A存储器控制器; B控制存储器; C主存储器; DCache。 51在CPU的寄存器中,_B_对用户是完全透明的。 A程序计数器; B指令寄存器; C状态寄存器; D通用寄存器。 52运算器由许多部件组成,其核心部分是_B_。 A数据总线; B算术逻辑运算单元; C累加寄存器; D多路开关。 53DMA接口_B_。 A可以用于主存与主存之间的数据交换; B内有中断机制; C内有中断机制,可以处理异常情况; D内无中断机制 54CPU响应中断的时间是

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号