数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案

上传人:w****i 文档编号:94403934 上传时间:2019-08-06 格式:DOC 页数:6 大小:96KB
返回 下载 相关 举报
数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案_第1页
第1页 / 共6页
数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案_第2页
第2页 / 共6页
数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案_第3页
第3页 / 共6页
数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案_第4页
第4页 / 共6页
数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案》由会员分享,可在线阅读,更多相关《数字电子技术 教学课件 ppt 曾令琴 习题答案数电试卷A答案(6页珍藏版)》请在金锄头文库上搜索。

1、学院试卷纸 200200学年考试试题 题号一二三四五六得分一、填空题(每空1分,共20分) 1、数字电路中并驾齐驱的两大分支是 组合逻辑 电路和 时序逻辑 电路。2、主从型JK触发器的特征方程Qn+1= JQn+KQn ; 主从型JK触发器的功能有 置0 、 置1 、 保持 和 翻转 四种。3、已知电路结构求解功能的过程称为 分析 ;已知功能求解电路结构的过程称为 设计 。4、只能存入固定数据,不能写入数据的半导体器件是 只读存储器ROM ,这种器件中存储的数据可以长期 保留 ,即使断电也不会 丢失 数据。5、为使采样后的信号能够不失真的恢复原样,采样频率f0至少应满足是被采样信号最高频率fm

2、ax的两倍。这一结论称为 采样 定理。6、在一个CP1期间,电路中的输出信号随着输入信号发生多次翻转的现象称为 空翻 。具有这种现象的触发器是 同步RS 触发器。7、(64.5)10=( 1000000.1 )2=( 40.8 )16 =( 100.4 )88、施密特触发器具有 回差 特性;555定时器是一种 模数 混合电路。二、判断下列说法的正确与错误(每小题1分,共8分) 1、数字电路最大的特点就是具有记忆性。 ( 错 )2、竞争冒险中凡电压毛刺为高电平时,均称为1冒险。 ( 对 )3、数值译码器的输入量是十进制,输出量是二进制。 ( 错 )4、仅具有翻转功能的触发器是T触发器。 ( 错

3、)5、74LS90和74LS163都是具有自启动能力的集成计数器。 ( 对 )6、集成电路74LS138是一个4线-10线的译码器。 ( 错 )7、多谐振荡器输入三角波,输出可转换成方波。 ( 错 )8、模5计数器至少需用两位触发器构成。 ( 错 )三、选择题(每小题2分,共20分) 1、由与非门组成的基本RS触发器不允许输入的变量组合是( A ) A、00 B、01 C、10 D、112、仅具有保持和翻转功能的触发器是( C ) A、JK触发器 B、D触发器 C、T触发器 D、同步触发器3、八输入端的编码器按二进制编码时,其输出端的个数是( B ) A、2个 B、3个 C、4个 D、6个4、

4、用8421BCD码作为代码的计数器,至少需要的触发器个数是( C ) A、2个 B、3个 C、4个 D、5个5、按触发方式的不同,双稳态触发器可分为( B ) A、高电平触发和低电平触发 B、电平触发或边沿触发 C、上升沿触发和下降沿触发 D、输入触发和时钟触发6、四位移位寄存器构成扭环形计数器时,可构成( C )计数器。 A、模4 B、模6 C、模8 D、模107、下列叙述正确的是( D ) A、译码器属于时序逻辑电路 B、寄存器属于组合逻辑电路C、555定时器属于数字逻辑电路 D、计数器属于时序逻辑电路8、不产生多余状态的计数器是( A ) A、同步预置数计数器 B、异步预置数计数器C、两

5、种归零法都有 D、无法判断9、关于存储器的叙述,正确的是( A ) A、存储器是随机存储器和只读存储器的总称B、存储器是计算机上的一种输入输出设备C、计算机停电时随机存储器中的数据不会丢失D、存储器都是用磁介质构成的10、和其它ADC相比,双积分型ADC的转换速度( A ) A、较慢 B、较快 C、极慢 D、无法判断四、简答题(每小题4分,共12分) 1、何谓“空翻”?如何抑制“空翻”?答:在CP脉冲为1期间,触发器的输出随输入而发生多次翻转的现象称为“空翻”, “空翻”,可造成系统的不稳定,降低可靠性。抑制“空翻”的最有效措施是采取边沿触发方式。2、何谓计数器的“自启动能力”?答:计数器在开

6、机时,即使处于无效状态,也可以很快自行进入有效循环体,这种本领称为计数器的“自启动能力”。3、组合逻辑电路和时序逻辑电路的主要区别是什么?答:主要区别是:组合逻辑电路的基本单元是门电路,不具有记忆性;时序逻辑电路的基本单元是触发器,具有记忆性。五、分析题(共27分) 1、图示为JK触发器构成的时序逻辑电路,请按下列要求分析电路。(15分)说出此电路的类型写出电路的驱动方程和次态方程列出电路的功能转换真值表画出状态转换图检查自启动能力并指出电路功能。解:此电路中2位触发器由同一时钟脉冲控制,电路中除了时钟脉冲并无其它输入,因此是莫尔型同步时序逻辑电路。电路的驱动方程:J0Q1 J1Q0 K0K1

7、1次态方程: 电路的功能转换真值表如下:Qn1 Qn0Qn+11 Qn+100 01 10 10 01 00 01 10 0电路的状态转换图如下:Q1Q01100此电路具有自启动能力,为模2计数器。2、分析并写出下列各图中的次态方程。(12分)解:(a)图:Qn+1=Dn 上升沿触发(b)图:Qn+1=Dn 上升沿触发(c)图:Qn+1=Qn 下降沿触发(d)图:Qn+1=Qn 下降沿触发六、计算与设计题(共13分) 1、化简下列逻辑函数(6分)BCA000011110100110111解:画出右面卡诺图分析,得解:画出右图所示卡诺图分析CDAB00000111100111101111111112、用与非门实现的逻辑电路。(7分)&AB&CF&解:6

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号