EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录

上传人:w****i 文档编号:94358532 上传时间:2019-08-06 格式:PDF 页数:11 大小:168.98KB
返回 下载 相关 举报
EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录_第1页
第1页 / 共11页
EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录_第2页
第2页 / 共11页
EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录_第3页
第3页 / 共11页
EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录_第4页
第4页 / 共11页
EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录》由会员分享,可在线阅读,更多相关《EDA技术实用教程(第三版) 教学课件 ppt 作者 潘松 黄继业附录(11页珍藏版)》请在金锄头文库上搜索。

1、EDA 技术实用教程技术实用教程 附录附录 EDA实验系统简介实验系统简介 EDA实验系统简介实验系统简介 K K X康芯科技 康芯科技 1、VGA口及其显示电路口及其显示电路 2、两路120M的高速D/A,一路20M的A/D和、两路120M的高速D/A,一路20M的A/D和3dB带宽大于带宽大于260MHz高运放高运放 3、直流电机与步进电机及其步进细分控制电路、直流电机与步进电机及其步进细分控制电路 4、RS232、PS/2与并行通信接口电路和液晶显示模块与并行通信接口电路和液晶显示模块 5、isp单片机与单片机与FPGA接口模块接口模块 6、配置、配置8051单片机单片机IP核核 7、F

2、PGA掉电保护配置电路与对配置器件的编程口掉电保护配置电路与对配置器件的编程口ByteBlasterII和和USB- ByteBlaster 8、系统多任务重配置(、系统多任务重配置(Multi-task Reconfiguration)电路系统)电路系统 实验电路结构图实验电路结构图 K K X康芯科技 康芯科技 CLOCK0 CLOCK2 CLOCK5 CLOCK9 目标芯片 FPGA/CPLD HEX PIO2PIO3PIO4PIO5PIO7PIO6 D1D2D3D4D5D6D7D8 D16D15D14D13D12D11 1数码2数码3数码4数码5数码6数码7数码8数码 NO.0 SPE

3、AKER 扬声器 实验电路结构图 译码器译码器译码器译码器译码器译码器译码器译码器 PIO15-PIO12 PIO11-PIO8 PIO7-PIO2 HEX 1键2键3键4键5键6键7键8键 PIO47-PIO44 PIO43-PIO40 PIO39-PIO36 PIO35-PIO32 PIO31-PIO28 PIO27-PIO24 PIO23-PIO20 PIO19-PIO16 图图2 实验电路结构图实验电路结构图NO.0 K K X康芯科技 康芯科技 图图3 实验电路结构图实验电路结构图NO.1 CLOCK9 CLOCK5 CLOCK2 CLOCK0 SPEAKER 扬声器 NO.1 PI

4、O11-PIO8 PIO15-PIO12 PIO48 PIO49 D15D16 HEXHEX PIO32PIO33PIO34PIO35PIO36PIO37PIO38PIO39 D1D2D3D4D5D6D7D8 实验电路结构图 译码器译码器译码器译码器 FPGA/CPLD 目标芯片 12345678 PIO3-PIO0 PIO7-PIO4 HEXHEX 1键2键3键4键5键6键7键8键 PIO39-PIO32 PIO31-PIO28 PIO27-PIO24 PIO23-PIO20 PIO19-PIO16 实验电路结构图实验电路结构图 K K X康芯科技 康芯科技 图图6 实验电路结构图实验电路结

5、构图NO.6 CLOCK9 CLOCK5 CLOCK2 CLOCK0 PIO8 D11D12 PIO9D13 PIO10 D14 PIO11 D15 PIO12PIO13 D16 D6D5D4D3D2D1D7D8 )( 12345678 实验电路结构图 NO.6 目标芯片 FPGA/CPLD 扬声器 SPEAKER PIO3-PIO0 PIO7-PIO4 HEXHEX PIO16 PIO13-PIO8 PIO23 PIO22 PIO21 PIO20 PIO19 PIO18 PIO17 7直接与 段显示器相接 PIO46-PIO40 PIO38-PIO32 PIO30-PIO24 PIO22-P

6、IO16 PIO46-PIO40 g, f, e, d, c, b, a 接 PIO38-PIO32 g, f, e, d, c, b, a接 PIO30-PIO24 g, f, e, d, c, b, a 接七段 PIO22-PIO16 g,f,e,d,c,b,a接 1键2键3键4键5键6键7键8键 实验电路结构图实验电路结构图 K K X康芯科技 康芯科技 图图7 实验电路结构图实验电路结构图NO.7 CLOCK9 CLOCK5 CLOCK2 CLOCK0 D16D15D14D13D12D11D9 D8 PIO47 D7 PIO46 D6 PIO45 D5 PIO44 D4 PIO43 D

7、3 PIO42 D2 PIO41PIO40 D1 NO.7 实验电路结构图 SPEAKER 扬声器 FPGA/CPLD 目标芯片 12345678 PIO0 PIO2 PIO3 PIO4 PIO5 PIO6 PIO7 单脉冲单脉冲单脉冲 1键2键3键4键5键6键7键8键 PIO47-PIO40 PIO39-PIO36 PIO35-PIO32 PIO31-PIO28 PIO27-PIO24 PIO23-PIO20 PIO19-PIO16 译码器译码器译码器译码器译码器译码器 实验电路结构图实验电路结构图 一、实验电路结构图一、实验电路结构图 K K X康芯科技 康芯科技 图图8 实验电路结 构图

8、 实验电路结 构图NO.5 CLOCK0 CLOCK2 CLOCK5 CLOCK9 目标芯片 FPGA/CPLD 拨码开关 1滤波 A/D使能 比较器 5th使能 ROM使能 ON 87654321 转换结束 DS8使能 1ROM/RAMCS1拨码 :使能,即它们的接地 8DAC0832拨码 :输出滤波使能 7ADC0809拨码 :使能,默认关闭,见左图 6ADC0809拨码 :转换结束使能,见左图 5LM311拨码 :应用使能,见下图 48拨码 : 数码管显示开关,默认打开 2 拨码 :默认关闭 向上拨,由厂家通知升级 VSPIO65() HSPIO64() BPIO63() GPIO61(

9、) RPIO60() 10 5 4 8 7 6 3 2 1 视频接口 VGA J6 R78 200 R77 200 R76 200 14 13 PIO77 PIO76 PS/2下接口 PS/2上接口 VCC GND PIO45 PIO465 1 3 J7 4 VCC GND 5 1 3 4 PIN31-A15 ) PIN29-WE, 29C040(PIN31-WE,PIN1-A18, P29-A14)27010(PIN30-VCC,PIN3-A15, PIN29-A14)27020(PIN30-A17,PIN3-A15, PIN3-A15,PIN29-A14) 27040(PIN31-A18,

10、PIN30-A17, PIN30-A17,PIN3-A15,PIN29-A14) PIO62 11注意,同时是键的信号线PIO62 RAM/ROM使能 AIN1 VCC 10K VR1 7拨码 6拨码 AIN0 PIO8 (23) (24) 12 16 27 26 10 CLOCK 750KHZA 0 2 1 +5V ref(-) ref(+) IN-1 IN-0 6 9 22 25 7 17 14 15 8 18 19 20 21 EU1 ADC0809 PIO16 PIO17 PIO18 PIO19 PIO20 PIO21 PIO22 PIO23 PIO32 PIO33 PIO35 PIO

11、34 msb2-1 2-2 2-3 2-4 2-5 2-6 2-7 lsb2-8 EOC ADD-A ADD-B ADD-C ALE ENABLE START 1“ROM ON”CS1(拨码 :使能即将接地) 628128(PIN30-VCC,PIN3-A14, 8“1 ON”(拨码 : 滤波即连接滤波电容) 1滤波 103 PIO37COMP连接与) 5“ON”(拨码 : 比较器即 7.2K PIO31 PIO29 PIO30 PIO28 PIO27 PIO26 PIO25 PIO24 13 14 15 16 4 D7 D6 D5 D4 D3 5D2 6D1 D07 PIO37 +5 51p

12、FC27 COMP LM311 VCC 10K -12 +12 4 8 2 3 TL082/1 AIN0 AOUT 5.1K R72 7 6 5 TL082/2 8 4 1 +12 -12 COMM EU2 DAC0832 1 18 17 10 3 2 WR1 FB 9 3 211 IOUT1 IOUT2 12 /CS WR2 XFER A GND D GND VREF 8 VCC 20 VCC D1 PIO8 D2D3D4D5D6D7D8 PIO9PIO10PIO11PIO12PIO15PIO14PIO13 实验电路结构图 NO.5 SPEAKER 扬声器 12345678 D16D15D1

13、4D13D12D11D10D9 PIO47-PIO44 PIO43-PIO40 PIO39-PIO36 PIO35-PIO32 PIO31-PIO28 PIO27-PIO24 PIO23-PIO20 PIO19-PIO16 译码器译码器译码器译码器译码器译码器译码器译码器 PIO15-PIO8 PIO0 PIO1 PIO2 PIO3 PIO4 PIO5 PIO6 PIO7 1键2键3键4键5键6键7键8键 GND VCC PIO49 RAM/ROM A18/A19 A18/A15/WE PIO26 PIO25 PIO24 PIO32 PIO33 PIO34 PIO35 PIO36 PIO37

14、PIO38 PIO39 PIO14 PIO47 PIO10 PIO48 PIO9 PIO46 PIO45 PIO11 PIO12 PIO13 PIO15 PIO31 PIO30 PIO29 PIO28 PIO27 32 31 30 29 28 27 26 25 24 23 22 21 20 19 18 1716 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 VCC GND 27080 27040 27020 27010 27512 27256 2764 628128 62256 6264 VCC A17/VCC WR/A14 A13 A8 A9 A11 OE A10

15、CS1 D7 D6 D5 D4 D3GND D2 D1 D0 A0 A1 A2 A3 A4 A5 A6 A7 A12 A14(A15) A16 K K X康芯科技 康芯科技 图图9 实验电路结构图实验电路结构图NO.8 CLOCK9 CLOCK5 CLOCK2 CLOCK0 FPGA/CPLD PIO10 串行输入脉冲 D16D15D14 87654321 NO.8 实验电路结构图 SPEAKER 扬声器 目标芯片 PIO39-PIO36 PIO43-PIO40 PIO47-PIO44 预置串行输入数 DCBADCBA D1D2D3D4D5D6D7D8 译码器译码器译码器 单脉冲HEXHEXH

16、EX单脉冲 PIO9 PIO11 PIO8 PIO15-12 PIO7-4 PIO3-0 HEXHEX 1键2键3键4键5键6键7键8键 实验电路结构图实验电路结构图 K K X康芯科技 康芯科技 图图10 数码管扫描式显示,输入信号高电平有效数码管扫描式显示,输入信号高电平有效 实验电路结构图实验电路结构图 K K X康芯科技 康芯科技 图图11 GWAC6/12 板板AD_DA 板接口原理图板接口原理图 Pin140(PIO35) Pin139(PIO34) Pin137(PIO32) Pin138(PIO33) Pin136(PIO31) Pin135(PIO30) Pin134(PIO29) Pin133(PIO28) Pin132(PIO27) Pin128(PIO26) Pin166(PIO45) Pin165(PIO44) Pin164(PIO43) Pin163(PIO42) Pin162(PIO41) Pin161(PIO40) Pin160(PIO39) Pin159(PIO38) Pin158(PIO37) Pin141(PIO36) 5510/554

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号