存储系统1-2幻灯片

上传人:爱****1 文档编号:929209 上传时间:2017-05-22 格式:PPT 页数:41 大小:1.89MB
返回 下载 相关 举报
存储系统1-2幻灯片_第1页
第1页 / 共41页
存储系统1-2幻灯片_第2页
第2页 / 共41页
存储系统1-2幻灯片_第3页
第3页 / 共41页
存储系统1-2幻灯片_第4页
第4页 / 共41页
存储系统1-2幻灯片_第5页
第5页 / 共41页
点击查看更多>>
资源描述

《存储系统1-2幻灯片》由会员分享,可在线阅读,更多相关《存储系统1-2幻灯片(41页珍藏版)》请在金锄头文库上搜索。

1、第三章 存储系统,随机读写存储器静态MOS存储器(SRAM)动态MOS存储器(DRAM) 3.2 SRAM存储器,3.2.1 基本静态存储元阵列,静态存储器,SRAM存储器的构成,行译码器X,列译码器Y,SRAM存储器的构成,地址译码的两种方式,采用单译码结构的存储单元,采用双译码结构的存储单元矩阵,3.2.1 SRAM存储器,驱动器I/O电路片选与读/写控制电路输出驱动电路,2114逻辑结构图,存储器的读、写周期,存储器的读、写周期,第三章 存储系统,3.3 DRAM存储器,3.3 DRAM存储器,动态存储器,单管DRAM基本存储电路,图29 单管DRAM基本存储电路,单管DRAM的存储矩阵

2、,表3.4 单管存储元电路和四管存储元电路对比,DRAM存储元的读、写刷新操作,DRAM存储元的读、写刷新操作,DRAM存储元的读、写刷新操作,DRAM存储元的读、写刷新操作,3.3.2 DRAM芯片的逻辑结构,3.3.2 DRAM芯片的逻辑结构,3.3.3 读/写周期、刷新周期,3.3.3 读/写周期、刷新周期,DRAM的刷新,集中刷新方式,DRAM的刷新,分散刷新方式,DRAM的刷新,异步刷新方式前两种方式的结合,在规定的刷新时间内将所有单元刷新一遍。,DRAM的刷新,两种标准刷新操作只用RAS信号刷新;CAS在RAS之前的刷新。这种方式是在RAS之前使CAS有效,启动内部刷新计数器,产生

3、需要刷新的行地址,而忽略外部地址线上的信号。,存储器控制电路,存储器控制电路,(1)地址多路开关:刷新时需要提供刷新地址,非刷新时需提供读写地址,由多路开关进行选择。(2)刷新定时器: 定时电路用来提供刷新请求。(3)刷新地址计数器:只用RAS信号的刷新操作,需要提供刷新地址计数器。(4)仲裁电路:对同时产生的来自CPU的访问存储器的请求和来自刷新定时器的刷新请求的优先权进行裁定。(5)定时发生器:提供行地址选通信号RAS、列地址选通信号CAS和写信号WE.,3.3.4 存储器容量的扩充,位扩展法字扩展法字位同时扩展法,位扩展法组成8K RAM,字扩展法组成64K RAM,高性能主存储器,高性

4、能主存储器,EDRAM芯片EDRAM芯片又称增强型DRAM芯片,它在DRAM 芯片上集成了一个SRAM实现的小容量高速缓冲存储器,从而使DRAM芯片的性能得到显著改进。以SRAM保存一行内容的办法,对成块传送非常有利。如果连续的地址高11位相同, 意味着属于同一行地址,那么连续变动的9位列地址就会使SRAM中相应位组连续读出,这称为猝发式读取。,高性能主存储器,EDRAM内存条一片EDRAM的容量为1M4位,8片这样的芯片可组成1M32位的存储模块。8个芯片共用片选信号Sel、行选通信号RAS、刷新信号Ref和地址输入信号A0A10。当某模块被选中,此模块的8个EDRAM芯片同时动作,8个4位数据端口D3D0同时与32位数据总线交换数据,完成一次32位字的存取。上述存储模块本身具有高速成块存取能力,这种模块内存储字完全顺序排放,以猝发式存取来完成高速成块存取的方式,在当代微型机中获得了广泛应用。,高性能主存储器,1M*32位EDRAM模块组成,主存物理地址的存储空间分布,谢谢!,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > PPT模板库 > 教育/培训/课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号