《Verilog HDL与CPLD FPGA项目开发教程 教学课件 ppt 作者 聂章龙 01 开发入门课件任务二》由会员分享,可在线阅读,更多相关《Verilog HDL与CPLD FPGA项目开发教程 教学课件 ppt 作者 聂章龙 01 开发入门课件任务二(10页珍藏版)》请在金锄头文库上搜索。
1、2019/7/10,1,【任务二】 CPLD/FPGA器件识别,2,学习目标设计,能掌握Altera公司的MAX 7000系列产品和 MAX II系列产品的资料和工作过程,能力目标,能识别Altera公司CPLD系列或FPGA系列芯片,会利用数字资源、纸质资源查找、 使用MAX 7000、MAX II系列产品的资料,3,学习目标设计,Altera公司的MAX 7000、 MAX II系列产品功能特性,Altera公司CPLD系列或 FPGA系列芯片基本知识,较强的组织纪律,良好的行为习惯,积极主动的学习状态,互帮互助的同学关系,4,教学情境设计,本节主要介绍了Altera产品,重点描述了Alt
2、era公司的MAX 7000、MAX II系列产品功能特性。,内容,5,教学任务,CPLD/FPGA产品概况,MAX 系列产品的基本功能及编程方式,6,(1) 主流PLD产品,子任务一 CPLD/FPGA产品概况,7,(2) 主流FPGA产品,8,(3) FPGA配置芯片,(4) NoisII软处理器 (5) 更多可编程器件产品,9,子任务二 MAX 系列产品的基本功能及编程方式,2.1 MAX 7000系列产品 MAX7000系列器件是高密度,高性能的COMS CPLD,它是Altera公司的第二代MAX结构基础上,采用先进的COMS EEPROM技术制造的。它提供600到5000可用门,拥有ISP技术,引脚到引脚延时为5ns,计数器的工作频率可达178.6MHZ。 -MAX器件 -MAX 7000 I/O支持 -MAX 7000器件封装,10,2.2 MAX II系列产品,MAX II 器件属于非易失、瞬时接通可编程逻辑系列,采用了业界突破性的 CPLD 体系结构。这种体系结构帮助您大大降低了系统功耗、体积和成本。 MAX II CPLD 可用于以前由 FPGA 、ASSP 和标准逻辑器件所实现的多种应用。,