[2017年整理]多路输出正激式变换器耦合滤波电感的设计

上传人:豆浆 文档编号:912168 上传时间:2017-05-21 格式:DOC 页数:6 大小:73.50KB
返回 下载 相关 举报
[2017年整理]多路输出正激式变换器耦合滤波电感的设计_第1页
第1页 / 共6页
[2017年整理]多路输出正激式变换器耦合滤波电感的设计_第2页
第2页 / 共6页
[2017年整理]多路输出正激式变换器耦合滤波电感的设计_第3页
第3页 / 共6页
[2017年整理]多路输出正激式变换器耦合滤波电感的设计_第4页
第4页 / 共6页
[2017年整理]多路输出正激式变换器耦合滤波电感的设计_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《[2017年整理]多路输出正激式变换器耦合滤波电感的设计》由会员分享,可在线阅读,更多相关《[2017年整理]多路输出正激式变换器耦合滤波电感的设计(6页珍藏版)》请在金锄头文库上搜索。

1、多路输出正激式变换器耦合滤波电感的设计本文分析对比正激变换器多路输出滤波电感采用独立方式和耦合方式的不同特点,讨论了耦合电感的设计方法,给出了一个设计实例,并给出仿真及试验结果。 1 引言近年来高频开关电源在电子产品中得到广泛应用。正激式 DC/DC 变换器以其输出纹波小、对开关管的要求较低等优点而适合于低压、大电流、功率较大的场合。但正激变换器对输出电感的设计有较高要求,特别在多路输出的情况。本文分析对比正激变换器多路输出滤波电感采用独立方式和耦合方式的不同特点,讨论了耦合电感的设计方法,给出了一个设计实例,并给出仿真及试验结果。2 正激变换器普通多路输出的分析图 1 所示为 180W 正激

2、变换器的变压器及输出部分。两路输出分别采用无耦合的滤波电感。其一路输出 UO1 为:UO1=(Uin1UV1a)DUV1b(1D)=Uin1DUV1b(1)式(1)中,D 为初级开关脉冲的占空比,UV1a、UV1b 分别为整流二极管和续流二极管的压降,并假设它们相等。该电路 L 的最小值一般由所需维持最小负载电流的要求决定,而电感 L 中的电流又分连续和不连续两种工作情况。如果负载电流 IO 逐步降低, L 中的波动电流最小值刚好为 0 时,即定义为临界情况。在控制环中,连续状况的传递函数有两个极点,不连续状况只有一个极点。因而在临界点上下,传递函数是突变的。图 1 电路的 Uin1,Uin2

3、 绕组通常都为紧耦合状态,而每一路 LC 滤波器的串联谐振频率不相同,这一情况将使控制环在连续状况时传递函数增加新的极点。在多路输出时,如果辅助输出电压要保持在一定的稳定范围内,则主输出的电感必须一直超过临界值,即一直处于连续状态。从性能上讲,L 过大限制了输出电流的最大变化率,而且带直流电流运行的大电感造价昂贵。在图 1 所示的电路中,当 UO1 保持 5V 不变时,随着 UO2 负载上的突然变化,其15.8V 的电压有可能突变 4V 5V,且在经过数十至数百毫秒后才能恢复。图 1 独立滤波电感两路输出正激变换器图 2 耦合滤波电感的两路输出正激变换器图 3图 4 图 3 电路的归一化电路图

4、 5 图 4 电路的重新排列为了简化设计,通常都使电感电流工作于连续状态。当负载电流变化较大时,甚至在出现负载电流为零的场合下为使电路仍可以正常工作,则可在每路输出接入一固定负载。3 多路输出正激变换器耦合滤波电感的分析对照图 1 和图 2 电路,图 2 电路的 L1、L2 为绕在同一磁芯上的电感,且匝数比与Uin1、Uin2 的匝数比相同,同名端如图所示。设:UV1a=UV1b=UV1=0.6VUV2a=UV2b=UV2=1.0VD=0.4UO1=5Vn=N2/N1=3:1则有:Uin1=(UO1UV1)/D=5.6V/0.4=14Vpp(2)Uin2=Uin1n=143=42Vpp(3)U

5、O2=Uin2DUV2=420.41.0=15.8V在初级开关管导通时UL1=Uin1UV1 UO1=140.6 5=8.4V(4)UL2=Uin2UV2 UO2=421.0 15.8=25.2V(5)在初级开关管截止时UL1=UD1UV1=0.65=5.6V(6)UL2=UD2UV2=1.015.8=16.8V(7)注意:不论初级开关管导通还是截止,应保证 UL2/UL1 总是为 31。如果耦合电感 L2、L1 的匝数比不能保证为 31 ,则在 UO1 和 UO2 之间存在附加的电流流动,从而在其输出产生很大的输出纹波。 3 为了便于分析,将图 2 中主变压器的两个输出绕组用两个脉冲电压源所

6、取代,则可简化如图 3 所示。再将图 3 电路归一化,如图 4 所示。图 4 电路中,N2=N2/n=N1Uin2=Uin2/n=Uin1UV2=UV2/n=1/3=0.33VUO2=UO2/n=15.8/3=5.27VIO2=IO2n=53=15AL2=L2/n2C2=C2n2ERS2=ERS2/n2图 2 至图 5 的归一化简化分析适用于独立电感和耦合电感的情况。对于耦合电感电路,图 5 中的 L1 和 L2在同一个磁芯上有相同的归一化匝数,因此它有相同的归一化互感值及相同的感应电压/匝数比。因此 L1 和 L2可合成一个互感 Lm,如图 6 所示。图 6 电路的互感、漏感等效电路纹波电流

7、进入 U02的情况图 8 图 7 电路的归一化小信号模型图 9 电感无耦合和有耦合的两路输出结果的仿真对比由于电感的耦合不是百分之百,总存在漏感及外部电路的引线电感。这种影响可用 L11 和 L12表示。实际上 Lm 比 L11 或 L12大得多。即使在开关频率上,Lm 的阻抗值比输出电容(包括 ESR)的阻抗值也大得多。所以,归一化纹波电流总的大小由 Lm 决定。而进入各路输出的纹波电流则由 L11 和 L12决定。换言之,归一化纹波电流可以不同的比例分别流入不同的输出,甚至可以一路的归一化纹波电流为 0,这完全取决于图 6 电路中 L11和 L12的值。如果希望纹波电流大部分流入高压输出

8、UO2这一路,则要求 L12比 L11 小得多。归一化电路如图 7 所示。对耦合电感进行特殊的工艺设计,就可以达到以上的目的。为了使低压输出 UO1 的漏感较大,可使 UO1 的滤波绕组位于电感的内层,而 UO2 的绕组位于外层,就可达到以上的目的。对于 EE 型铁氧体磁芯,漏感量通常小于互感量的 10,如果两个绕组双线并绕,该值约为 2。图 8 为图 7 电路的归一化小信号模型。由于 L12较 L11 小得多,为简化分析,可忽略 L12,并假设 UV1、UV2 为 0。在图 8 中,互感 Lm 和 C2组成主 LC 滤波器,而由 L11和 C1 组成附加的 LC 滤波器。而如果附加的 L11

9、、C1 滤波器的 Q 值大于 1,控制环可能产生不稳定。特别是如果选定 15V 输出(UO2)作反馈环,虽然 15V 输出控制稳定,5V 输出(UO1)有可能在 L11C1 的谐振频率上产生自激。所以应使 L11、C1 滤波器 Q 值小于1。如果选定 5V(UO1)作反馈环,则电路为两级 LC 电路控制,有可能产生 180的相移。由于 Lm 较大,采用电流控制方式时,将使第一节 LC 电路远离 90的相移,对系统的稳定性十分有利。4 仿真结果对无耦合和有耦合电感的两路输出正激变换器的仿真电路分别按图 1、图 2 进行。为便于观察,设 UO1 为 5V、10A ,UO2 也为 5V、10A,主控

10、网络为 UO1,开关频率 f=100kHz,L1=L2=10mH,有耦时,耦合系数为 0.95,电感量 L11=0.5H,且位于 UO1 输出,C1=C2=3000F,ESR1=ESR2=0.1仿真结果如图 9 所示。5 设计实例图 2 电路中,输出 1:5V,20A100W输出 2:15.8V,5A80W归一化输出 2:5.27V,15A80W首先决定主变压器输出绕组和耦合电感的匝数比。N2N1=(15.8 1) (50.6)=16.85.6=31(8)初级 MOS 管截止时计算电感量,占空比最小(D=0.25)时,对 100kHz 开关频率,最大截止时间 t=7.5s,最大纹波电流 Im=

11、6A(满载电流的 17) ,则有:Lm=Et/Im=5.67.5/6=7H(9)设 5V 输出端的漏感为 700nH(7H 的 10) ,附加 100nH 的引线电感,则 L12为11nH(=100nH/n2) ,则 IL 的分配为:输出 1:6A11/(80011)=0.08App归一化输出 2:6A800/(80011)=5.9App输出 2:5.9A/3=2App设最小负载电流(I) ,输出 1:0.5A输出 2:2A最大输出纹波(U)要求输出 1:0.05V( 输出的 1)输出 2:0.15V(输出的 1)则C1=(I)/(8fU)=0.5/(81050.05)=12.5F(10)ES

12、R1=U/I=0.05/0.5=0.1(11)C2=(I)/(8fU)=2/(81050.15)=16.7F(12)ESR2=U/I=0.15/2=0.075(13)实际使用中,由于电解电容器的 ESR 与直径有关,实选:C1:10V,1000F,0.1体积(DH):1.3cm2.9cmC2:25V,470F,0.07体积(DH):1.7cm2.9cm对上述参数的试验电路实测结果如下:输入电压 220V,输出 1 为 5V、10A;输出 2 为 15.8V、3A。5V 纹波 Vpp=28mV,15.8V 纹波 Vpp=80mV。当输出 1 为 5V、10A 负载时,输出 2 为 15.8V 的

13、负载从 1A 变为 5A 时,其电压从 16.0V 变化至 15.5V,纹波则在75mV 105mV 之间变化。6 几点说明(1)由于绕制工艺的不同,漏感将在很大范围内变化,为控制 210 的漏感范围,最好采用罐形或环形磁芯,双线并绕,低压绕组在里层,或“三明治” 绕法,将低压输出滤波绕组夹在高压输出滤波绕组之间,低压输出的纹波将大大减小。(2)在前述的分析中,整流、续流对管不可能完全对称,而两路输出的对管的正向压降也会不同。这种不同只会影响输出电压的大小,而对纹波电流的影响,则可通过前述的“ 漏感 ”方法予以消除。(3)上述“ 漏感”方法有时不易控制,可以用耦合电感匝数的小量变化获得同样的效

14、果。对于纹波要求较小的那一路输出的绕组匝数,可乘以 110 或 105 的系数。如果另外加一个独立的小电感,也可以获得同样的效果。(4)上述的分析是以两路输出同为正电压进行的。如果一组输出为负,则耦合电感的同名端应予变化。对于双线并绕的情况,只要将一组绕组的出端与入端对调即可。只是这种对调使两个绕组中的电流方向相反,因而会产生附加的纹波电流。所以实际的绕制工艺,应一组采用顺时针方向绕制,另一组采用反时针方向绕组,这样可获得最佳效果。(5)上述两路输出的分析也适用于三路或更多路输出的情况。但首先要满足电感的匝数比等于主变压器的输出绕组的匝数比,再考虑漏感对纹波的影响。(6)本文分析的耦合滤波电感的原理也适用于 BUCK 型的半桥及全桥拓朴。但对于辅助输出再接另一级 PWM 稳压器或磁饱和稳压器的拓朴形式,则特性及纹波的改善并不明显。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号