数电20150520半期考试

上传人:E**** 文档编号:90979287 上传时间:2019-06-20 格式:PPT 页数:37 大小:715.50KB
返回 下载 相关 举报
数电20150520半期考试_第1页
第1页 / 共37页
数电20150520半期考试_第2页
第2页 / 共37页
数电20150520半期考试_第3页
第3页 / 共37页
数电20150520半期考试_第4页
第4页 / 共37页
数电20150520半期考试_第5页
第5页 / 共37页
点击查看更多>>
资源描述

《数电20150520半期考试》由会员分享,可在线阅读,更多相关《数电20150520半期考试(37页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术基础半期测试,一.选择题 1下列各门电路中,( )的输出端可直接相连,实现线与。 A一般TTL与非门 B集电极开路TTL与非门 C一般CMOS与非门 D一般TTL或非门,2当全加器Ai=Bi=Ci-1=1时,Ci和Si分别为( )。 A Ci=0 Si=0 B Ci=1 Si=0 C Ci=0 Si=1 D Ci=1 Si=1,3若译码器-驱动器输出为低电平,则显示器应选用( )。 A 共阳极显示器 B共阴极显示器 C 都可以,4欲使一路数据分配到多路装置应选用带使能端的( )。 A 编码器 B选择器 C 译码器 D比较器,5下列表达式中不存在竞争冒险的是()。 A B C D,6

2、8线3线优先编码器的输入为I0I7,当优先级别最高的I7有效时,其输出 的值是( )。 A 111 B010 C 000 D101,7对正逻辑而言,某电路是与非门,则对负逻辑而言是( )。 A与非门 B与门 C或非门 D或门,8已知函数 ,试问F1和F2的关系是( )。 A相等 B反函数 C对偶 D不相关,9CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。 A高抗干扰能力 B电源范围宽 C高速度 D微功耗,10下图为4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,输出逻辑函数F的标准与或表达式为( )。 F1 F2 A B 1 C 1 A B C D,Y1 Y2,A0,

3、A1,D10 D11 D12 D13 D20 D21 D22 D23,11下列各触发器中,( )触发器的输入、输出信号波形图如图所示.,C,B,D,A,12.逻辑函数表达式(),欲使,则取值为 . . . .,13集成位数比较器扩展输入端I、I分别接,当输入两个相等的位数据时,输出F、F、F分别为 . . . .,14只有当决定一件事情的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为 与 与非 或 或非,15如图所示触发器电路的特征方程为Qn+1=( ) A. Qn + A B. Qn + A C. Qn + A D. Qn + A,D,16.图示TTL门电路中,能完成F=A功能的是(

4、 ),17.图示TTL门电路中,能完成F=A功能的是( ),18JK触发器J与K相接作为一个输入时相当于( ) SR触发器 T触发器 D触发器 JK触发器,19CMOS与非门多余输入端的处理方法为( )。 悬空 接高电位 接地 以上都可以,20组合逻辑电路的竞争冒险是由于( )引起的。 .电路不是最简 .电路有多个输出 .电路中存在延迟 .电路中使用不同的门电路,二 判断题(对打“”,错打“”),1.四位二进制数码有16种组合,其中任意10种组合均可以对应表示十进制数中的十个数码。 2.在TTL门电路中,输入端悬空、开路和接高平逻辑等效。 3.译码器是一种多路输入、单路输出的逻辑部件。 4.逻

5、辑函数 的与或表达式是 。 5.用卡诺图化简逻辑函数时,合并相邻项的个数为偶数个最小项。,6. 三态门的输出具有高电平、低电平和高阻态这三种状态,其中高阻态相当于高电平。 7. OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2。 8. 十进制数61的8421BCD码是111101。 9. 门电路具有多个输入端和多个输出端。 10. 在逻辑运算中,若AB=AC, 则B=C。,11. BCD 码即为8421码。 12. 在二进制和十六进制的转换中,有下列关系(1001110111110001)B=(9DF1)8 。 13. 从结构看,构成组合逻辑电路的基本单元电路是门电路。 14

6、. 数字电路中最基本的运算电路时减法器。 15. 多个三态门的输出连在一条总线上,当其中一个三态门传送信号时,其它三态门均处于“1”态。,1.如采用奇校验传送的数据部分为0111001,则所加校验位为( ). 2.时序逻辑电路在任一时刻的稳定输出,不仅与当时的输入有关,而且还与( )有关.,三.填空,3.半加器实现两个1位二进制数A、相加,产生的“和”的表达式为( )。 4(6.)( )( )( )( ) 5.根据反演规则,直接写出函数F=A+BC+DC的反函数(不必化简)F=( )。,四 分析与设计题,1. 分析下图所示的逻辑电路功能,并改用异或门完成该功能。,逻辑电路图,2.实现逻辑函数

7、L = (AB)C+ABC (1)用74HC138(74LS138)译码器和少量门电路 (2)用数据选择器74LS151实现,逻辑图(1),逻辑图(2),逻辑图(1),74HC138集成译码器功能表,74LS151的功能表,3.求函数 的最简对偶与或式。,一.选择题 1.B 2.D 3. A 4. C 5. C 6.C 7.C 8. A 9. D 10. A 11. BD 12.C 13.B 14.C 15.B 16.BD 17. A 18.C 19.B 20.C 二.判断题 1. 2. 3. 4. 5. 6. 7 . 8 . 9. 10. 11. 12. 13. 14 . 15 .,三.填空

8、 1. 1 2. 电路原来的状态, 3. AB异或4.(1100010010.1101)B=(1422.6)O=(312.D)H =(011110000110.10000101)8421BCD 5.F=A(B+C)(D+C),四 分析与设计题,(1)推导出输出函数的逻辑表达式F=ABC (2)逻辑电路功能:检验变量A、B、C中的1的个数为奇数,或者说是这三个1位二进制数求和。 (3)用两个异或门完成该功能。,逻辑电路图,2 . (1)用一片74HC138实现函数,首先将函数式变换为最小项之和的形式,在译码器的输出端加一个与非门,即可实现给定的组合 逻辑函数.,比较Y与L,当 D0=D3=D5=D6= 1 D1=D2=D4=D7=0时,,Y=L,(2) 用8选1数据选择器74LS151产生逻辑函数,解:,3,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号