VHDL考试必备-大全

上传人:jiups****uk12 文档编号:90818463 上传时间:2019-06-19 格式:DOCX 页数:25 大小:25.46KB
返回 下载 相关 举报
VHDL考试必备-大全_第1页
第1页 / 共25页
VHDL考试必备-大全_第2页
第2页 / 共25页
VHDL考试必备-大全_第3页
第3页 / 共25页
VHDL考试必备-大全_第4页
第4页 / 共25页
VHDL考试必备-大全_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《VHDL考试必备-大全》由会员分享,可在线阅读,更多相关《VHDL考试必备-大全(25页珍藏版)》请在金锄头文库上搜索。

1、一、填空题1、三种可编程逻辑器件:EEPROM 、GAL、FPGA 。2、VHDL程序包含实体、构造体、配置、程序包、和库五部分。3、结构体的子程序描述语句:块BLOCK、进程PROCES、和子程序SUBPROGRAMS结构。4、VHDL的客体包括了常数、变量和信号。5、VHDL的数据类型:整数、实数、位、位矢量、字符、布尔量、时间、字符串 。 std_logic是决断类型。7、构造体的描述方式包括三种,分别是结构、数据流、行为描述方式。8、双向端口是用inout表示,构造体内部可再次使用的输出是缓冲用buffer表示。9、VHDL的运算符优先级:逻辑运算符关系运算符算术运算符。 10、定义一

2、个信号a,数据类型为4位标准逻辑向量signal a : std_logic_vector(3 downto 0)定义一个变量b,数据类型为2位位向量variable b : bit_vector(1 downto 0) 。11、Moore状态机输出只是当前状态的函数,Mealy为有限状态机当前值和输入值的函数 12、在VHDL的常用对象中,信号、变量可以被多次赋予不同的值,常量只能在定义时赋值。13、进程必须位于 结构体 内部,变量必须定义于 进程/包/子程序 内部。14、并置运算符 & 的功能是 把多个位或位向量合并为一个位向量 。15、判断CLK信号上升沿到达的语句是 if clkeve

3、nt and clk = 1 then .16、任何时序电路都以 时钟 为驱动信号,时序电路只是在 时钟信号的边沿 到来时,其状态才发生改变。17、一个信号处于高阻(三态)时的值在VHDL中描述为Z。18、赋值语句是并行执行的,if语句是串行执行的。知识点1. 信号与变量的区别:信号延时赋值,变量立即赋值信号代入用=,变量代入用:=信号除当前值外还有许多相关信息,而变量只有当前值进程对信号敏感而不对变量敏感信号可以是多个进程的全局信号,而变量只是定义他们的顺序域可见。信号时硬件中连线的抽象描述,其功能是保存变化的数据值和连接子元件,信号在元件的端口连接元件,变量在硬件中没有类似的对应关系,主要

4、应用于高层次的建模中2. 命名规则:由字母、数字、下划线组成第一个字符必须是字母,最后一个字符不能是下划线不能连用下划线不能和关键字或保留字相同。3. 五类常用库:IEEE库、STD库、WORK库、ASIC矢量库、用户自定义库,其中STD(textio包集合除外)和WORK不同预先说明。2、 编程题下划线1. 设计一个异或门(采用行为描述方式)LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY xor2_v1 IS PORT(a,b: IN STD_LOGIC; y: OUT STD_LOGIC);END xor2_v1;ARCHITECTURE b

5、ehave OF xor2_v1 ISBEGIN y = a XOR b;END behave; 2. 编写一个8线3线编码器的VHDL程序(采用行为描述方式)LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY coder83_v1 IS PORT(I0,I1,I2,I3,I4,I5,I6,I7: IN STD_LOGIC; A0,A1,A2: OUT STD_LOGIC);END coder83_v1;ARCHITECTURE behave OF coder83_v1 ISBEGIN A2 = I4 OR I5 OR I6 OR I7; A1 =

6、I2 OR I3 OR I6 OR I7; A0 = I1 OR I3 OR I5 OR I7;END behave;3. 以74148逻辑表达式为依据,编写一个8线3线优先编码器的VHDL程序(行为)LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY prioritycoder83_v1 IS PORT(I7,I6,I5,I4,I3,I2,I1,I0 : IN STD_LOGIC; EI:IN STD_LOGIC; A2,A1,A0: OUT STD_LOGIC; GS,EO:OUT STD_LOGIC);END prioritycoder83_v

7、1;ARCHITECTURE behave OF prioritycoder83_v1 ISBEGIN A2 = EI OR (I7 AND I6 AND I5 AND I4); A1 = EI OR (I7 AND I6 AND I3 AND I2) OR (I7 AND I6 AND NOT I5) OR (I7 AND I6 AND NOT I4) ; A0 = EI OR (I7 AND NOT I6) OR (I7 AND I5 AND NOT I4) OR (I7 AND I5 AND I3 AND I1) OR (I7 AND I5 AND I3 AND NOT I2); GS

8、= EI OR (I7 AND I6 AND I5 AND I4 AND I3 AND I2 AND I1 AND I0); EO Y Y Y Y Y Y Y Y =01111111; END CASE; ELSE Y =11111111; END IF; END PROCESS;ENDdataflow;5.编写一个8选1数据选择器的VHDL程序(IF语句)LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY mux8_v2 IS PORT(A: IN STD_LOGIC_VECTOR (2 DOWNTO 0); D0,D1,D2,D3,D4,D5,D

9、6,D7:IN STD_LOGIC; G:IN STD_LOGIC; Y: OUT STD_LOGIC; YB:OUT STD_LOGIC);END mux8_v2;ARCHITECTURE dataflow OF mux8_v2 IS BEGIN PROCESS (A,D0,D1,D2,D3,D4,D5,D6,D7,G)BEGIN IF (G =1) THEN Y =0; YB =1; ELSIF(G=0AND A=000)THEN Y = D0; YB = NOT D0; ELSIF(G=0AND A=001)THEN Y = D1; YB = NOT D1; ELSIF(G=0AND A=010)THEN Y = D2; YB = NOT D2;ELSIF(G=0AND A=011)THEN Y = D3; YB = NOT D3; ELSIF(G=0AND A=100)THEN Y = D4; YB = NOT D4; ELSIF(G=0AND A=101)THEN Y = D5;

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号