数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件

上传人:E**** 文档编号:89506203 上传时间:2019-05-26 格式:PPT 页数:12 大小:1.37MB
返回 下载 相关 举报
数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件_第1页
第1页 / 共12页
数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件_第2页
第2页 / 共12页
数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件_第3页
第3页 / 共12页
数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件_第4页
第4页 / 共12页
数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件》由会员分享,可在线阅读,更多相关《数字系统设计与EDA技术 第2版 教学课件 ppt 作者 于润伟 第三章课编程逻辑器件(12页珍藏版)》请在金锄头文库上搜索。

1、数字系统设计与EDA技术,主编:于润伟,第3章 可编程逻辑器件,本章要点 可编程逻辑器件的分类和符号 Altera公司的可编程逻辑器件 康芯GW48-PK2实验开发平台,第3章 可编程逻辑器件,PLD的特点,1、集成度高、可靠性好。,2、工作速度快。,3、提高系统的设计灵活性。,4、缩短设计周期。,5、增加系统的保密性能。,第3章 可编程逻辑器件,PLD的分类,1、简单PLD(SPLD),2、复杂PLD(CPLD),3、现场可编程门阵列(FPGA),第3章 可编程逻辑器件,缓冲器,固定连接,编程连接,没有连接,缓冲器和连接点,第3章 可编程逻辑器件,与门和或门,与阵列,或阵列,第3章 可编程逻

2、辑器件,可编程只读存储器(PROM),第3章 可编程逻辑器件,可编程逻辑阵列(PLA),第3章 可编程逻辑器件,可编程阵列逻辑(PAL),Altera公司的 CPLD,第3章 可编程逻辑器件,CPLD与FPGA的选用,第3章 可编程逻辑器件,1CPLD中的逻辑单元是大单元,其变量数可以多达二十几个。FPGA逻 辑单元是小单元,每个单元有12个触发器,其输入变量通常只有几个, 因此采用PROM(即查表结构)。,2CPLD逻辑单元大,单元数量少,互连使用的是总线,其互连特点是 总线上任意一对输入与输出之间的延时相等,而且是可预测的。FPGA因 逻辑单元小,单元数量多,所以互连关系复杂,使用的互连方式较多,主 要有分段总线、长线和直连等方式。,3在CPLD中,常使用EPROM、E2ROM和Flash ROM编程工艺。在 FPGA中,常用SRAM编程工艺。,第3章 可编程逻辑器件,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号