模拟电路与数字电路 第2版 教学课件 ppt 作者 林捷 杨绪业 郭小娟 第6章 门电路

上传人:E**** 文档编号:89492786 上传时间:2019-05-25 格式:PPT 页数:93 大小:763KB
返回 下载 相关 举报
模拟电路与数字电路 第2版  教学课件 ppt 作者  林捷 杨绪业 郭小娟 第6章 门电路_第1页
第1页 / 共93页
模拟电路与数字电路 第2版  教学课件 ppt 作者  林捷 杨绪业 郭小娟 第6章 门电路_第2页
第2页 / 共93页
模拟电路与数字电路 第2版  教学课件 ppt 作者  林捷 杨绪业 郭小娟 第6章 门电路_第3页
第3页 / 共93页
模拟电路与数字电路 第2版  教学课件 ppt 作者  林捷 杨绪业 郭小娟 第6章 门电路_第4页
第4页 / 共93页
模拟电路与数字电路 第2版  教学课件 ppt 作者  林捷 杨绪业 郭小娟 第6章 门电路_第5页
第5页 / 共93页
点击查看更多>>
资源描述

《模拟电路与数字电路 第2版 教学课件 ppt 作者 林捷 杨绪业 郭小娟 第6章 门电路》由会员分享,可在线阅读,更多相关《模拟电路与数字电路 第2版 教学课件 ppt 作者 林捷 杨绪业 郭小娟 第6章 门电路(93页珍藏版)》请在金锄头文库上搜索。

1、第6章 门电路,6.1概述,能够实现基本和常用逻辑运算的电路称为逻辑门电路,简称门电路。 门电路的种类繁多,与上一章所介绍的基本逻辑运算和复合逻辑运算相对应的门电路分别称为与门、或门、非门、与非门、或非门、与或非门、异或门、同或门电路。 在逻辑代数中,逻辑变量的取值不是“0”,就是“1”,这种二值逻辑的状态可以用电路所处的高、低电平状态来表示,获得高、低输出电平的原理电路如图6-1所示。,图6-1输出高低电平信号的原理电路,由模拟电路的知识可知,二极管、三极管或MOS管的工作状态受偏置电压控制,若将输入的高、低电平信号作为晶体管器件的偏置电压,则图6-1所示电路中的开关SA就可由二极管、三极管

2、或MOS管组成。 因为在实际电路中,可以用高电平表示“1”,也可以用高电平来表示“0”。 由第4章的知识可知,高、低电平的这种表示方法分别称为正逻辑和负逻辑,正逻辑和负逻辑的工作波形图如图6-2所示。,图6-2正逻辑和负逻辑的波形图,门电路的种类繁多,用分立元件组成的门电路称为分立元件门电路,由集成电路组成的门电路称为集成门电路,集成门电路有小规模(SSI)、中规模(MSI)、大规模(LSI)和超大规模(VLSI)之分。 由三极管组成的集成电路称为TTL门电路,由场效应管组成的集成电路称为CMOS门电路。,6.2分立元件门电路,6.2.1二极管与门电路 6.2.2二极管或门电路 6.2.3三极

3、管非门电路,6.2.1二极管与门电路,1. 电路的组成,利用二极管的单向导电性可以组成二极管与门电路。 二极管与门电路的组成如图6-3(a)所示,图6-3(b)所示为与门电路的符号。,图6-3二极管与门电路,表6-1图6-3电路的真值表,设电路的工作电压VCC=5V,并设“1”表示高电平信号,“0”表示低电平信号。 描述输出信号与输入信号之间逻辑关系的真值表如表6-1所示。 由表6-1可见,图6-3所示电路输出信号与输入信号之间的逻辑关系是:有“0”出“0”,全“1”出“1”,即与逻辑关系。,2. 工作原理,6.2.2二极管或门电路,1. 电路的组成,二极管或门电路也是利用二极管的单向导电性来

4、组成的。 二极管或门电路的组成如图6-4(a)所示,图6-4(b)所示为或门电路的符号。,描述输出信号与输入信号之间逻辑关系的真值表如表6-2所示。 由表6-2可见,图6-4所示电路输出信号与输入信号之间的逻辑关系是:有“1”出“1”,全“0”出“0”,即或的逻辑关系。 图6-4所示的或门电路同样存在输出电平偏移的问题。,2. 工作原理,表6-2 图6-4电路的真值表,图6-4二极管或门电路,6.2.3三极管非门电路,1. 电路的组成,模拟电路中的三极管主要起放大作用,所以,模拟电路中的三极管都工作在放大区。 在数字电路中,三极管主要起开关的作用。 三极管非门电路的组成如图6-5(a)所示,图

5、(b)所示为非门电路的符号。,图6-5三极管非门电路,设电路的工作电压VCC=5V。 由表6-3可见,图6-5所示电路输出信号与输入信号之间的逻辑关系是:输出为输入的非。 若将图6-5所示电路中的三极管换成场效应管,并将偏置电阻RB去掉,即可组成场效应管非门电路,如图6-6所示。 对三极管非门电路进行工作点电压计算的方法与模拟电路所介绍的方法相同,下面举一个计算三极管非门电路工作点的例子。,2. 工作原理,图6-6用MOS管组成的非门电路,表6-3图6-5电路的真值表,【例6-1】在图6-5(a)所示电路中,若VCC=+5V, VEE=8V,RC=1k,RB1=3.3k,RB2=10k,三极管

6、电流放大系数=20,饱和压降VCES=0.3V,输入的高、低电平分别为VIH=5V, VIL=0V,试计算输入高、低电平时对应的输出电平,并说明电路参数的设计是否合理。,解对于图6-5(a)所示的电路,当输入VA=VIL=0V时,先假设三极管截止,则IB=0,于是 即发射级反偏,故三极管截止的假设成立,则IC=0VY=VCC=5V。,当VA=VIH=+5V时,先假定三极管处在饱和导通的状态,则有VBE=0.7V,VCES=0.3V。因三极管的临界饱和电流为,设流过RB1、RB2的电流分别为I1和I2,现实际的基极电流IB为,可见IBIBES,三极管饱和的假设成立,则VY=VCES=0.3V。

7、因此,电路参数的设计是合理的。,6.3TTL集成门电路,6.3.1TTL非门电路 6.3.2TTL与非门及或非门电路 6.3.3集电极开路的门电路(OC门) 6.3.4三态门电路(TS门),6.3.1TTL非门电路,1. 电路的组成,非门电路是TTL集成门电路中结构最简单的一种电路,因非门电路的输出与输入反相,所以非门电路又称为反相器,典型的TTL反相器电路如图6-7所示。,图6-7TTL非门电路,2. 电路的工作原理 3. TTL非门的技术参数,描述非门电路输出电压随输入电压变化关系的函数曲线称为电压传输特性曲线,即VO=f(V1) (6-1) 该函数的曲线如图6-8所示。,(1) 电压传输

8、特性曲线,图6-8TTL门电路电压传输特性曲线,由图6-8可见,当输入信号偏离正常的低电平电压(0.2V)时,输出电压并不立刻改变。 图6-9所示为噪声容限定义的示意图。,(2) 输入端噪声容限,图6-9噪声容限图解,门电路输出端最多所能够带的同类门电路数称为门电路的扇出系数,门电路带负载的电路如图6-10所示。,(3) 门电路的扇出系数,图6-10门电路带负载的情况,在TTL门电路中,由于二极管和三极管从截止变导通或从导通变截止都需要一定的时间,且二极管、三极管内部的结电容对输入信号波形的传输也有影响。 在门电路的输入端加理想的矩形脉冲信号,门电路输出信号的波形不仅要比输入信号滞后,而且,波

9、形的上升沿和下降沿也将变坏。 门电路输入信号波形和输出信号波形的示意图如图6-11所示。,4. TTL门电路的传输延迟时间,图6-11TTL门电路传输延迟时间,6.3.2TTL与非门及或非门电路,1. 与非门电路,TTL非门电路只有一个输入端,而TTL与非门电路至少有两个输入端。 在TTL非门电路内部三极管VT1的发射结旁再制作一个发射结,即可组成二输入端TTL与非门电路,其电路的组成如图6-12所示。,图6-12TTL与非门电路,当任一输入端为低电平时,VT1的发射结将正向偏置而导通,其基极电压0.9V。 VT2、VT4都截止,输出为高电平。 只有当全部输入端为高电平时,VT1将转入倒置放大

10、状态,VT2、VT4都饱和导通,输出为低电平。,TTL或非门电路的组成如图6-13所示。,2. 或非门电路,图6-13TTL或非门电路,【例6-2】判断如图6-14所示电路的逻辑关系。,图6-14例6-2图,解A、B同时输入为高电平信号时,VT6、VT9导通,VT8截止,输出为低电平。 当A、B同时输入为低电平信号时,VT4和VT5同时截止,VT7、VT9导通,VT8截止,输出也为低电平。 当A、B输入不同时(如一个为高电平,另一个为低电平),VT1饱和导通,VT6截止。并且由于A、B中必有一个是高电平,则使VT4和VT5有一个导通,从而使VT7截止。 因为VT6、VT7都截止,使VT8导通,

11、VT9截止,输出为高电平。 由此看出,图6-14所示电路具有异或门的逻辑关系。,6.3.3集电极开路的门电路(OC门),1. 电路的组成,在用门电路组成各种类型的逻辑电路时,如果可以将两个或两个以上的门电路输出端直接并联使用,可能对简化电路有很大的帮助。,但前面所介绍的门电路,若输出端直接并联使用,在出现第一个门电路的输出为高电平,第二个门电路的输出为低电平的情况时,两个门电路的输出电路上将有可能流过如图6-15所示的很大电流IS流过。 该电流有可能使门电路的输出级因过流而损坏。 由此可得,推挽输出的门电路输出级不能并联使用。 集电极开路门电路的组成如图6-16(a)所示,图6-16(b)所示

12、为集电极开路门的符号。,图6-15门电路输出端并联时可能出现的电流流向,图6-16集电极开路门电路,OC门电路因输出级三极管VT4的集电极开路,所以OC门电路的输出端可以并联使用。 由图6-16可见,因三极管T4的集电极开路,门电路输出的高电平信号必须通过如图6-17所示的外接负载电阻R和电源VCC来提供。,2. 线与电路,图6-17线与电路,在图6-17中,若将两个门电路的输出信号Y1、Y2当作并联电路的输入信号,并联后的输出电压Y当作输出信号,则输入信号与输出信号的逻辑关系如表6-4所示。 图6-17所示的线与电路输出与输入的逻辑关系为,表6-4图6-17电路的真值表,图6-18计算上拉电

13、阻的电路,在图6-18所示的电路中,上拉电阻R的计算要分高电平输出和低电平输出两种情况来考虑。,图6-19例6-3图,解该线与电路是由3个门电路输出端并联组成的,即n=3,3个二输入端的与非门,1个二输入端的或非门,即m=8,m=5,根据式(6-6)和式(6-7)可得,6.3.4三态门电路(TS门),1. 电路的组成,在普通门电路的基础上,增加一个控制电路即可组成三态门电路,三态门电路的组成如图6-20(a)所示,图6-20(b)、(c)所示为三态门电路符号。,图6-20三态门电路,在图6-20(a)所示的电路中,若在EN控制端加如图6-20所示的低电平信号“0”,低电平信号经非门电路后,使二

14、极管VD4的负极为高电平信号“1”,二极管VD4因反向偏置而截止,EN控制端的输入信号对与非门的逻辑状态不影响。 图6-20所示的电路称为三态门电路。 图6-20(c)所示的符号为高电平有效的三态门电路。,2. 工作原理,因三态门电路的输出端可以并联使用,所以,利用三态门电路可以组成多路开关,如图6-21所示。,3. 三态门电路的应用,图6-21由三态门组成的多路开关,图6-22图6-21电路的工作波形图,图6-21所示电路输出和输入信号的工作波形图如图6-22所示。,图6-23由三态门组成的数据总线,计算机内部通过一根信号线进行数据的传输,该信号线称为数据总线,数据总线可以利用三态门电路组成

15、,如图6-23所示。,图6-24由三态门组成的双数据总线,用三态门也可以实现数据的双向传输,其电路如图6-24所示。,图6-25例6-4图,解根据总线驱动和接收数据的原理可知,当一个驱动器工作时,其他的驱动器必然要处在高阻的状态下,而接收器既可以处在接收的状态下,也可以处在高阻的状态下。 因接收器处在接收状态下的输入电流大于高阻状态下的输入电流,所以,考虑可靠驱动问题时,可认为接收全部处在接收的状态下。 当驱动器的输出为高电平时,驱动器所带的负载是拉电流负载,高电平输出的漏电流要分给7个处在高阻状态下的驱动器和16个处在接收态下的接收器。,电流的平衡方程为 7IOZ+16IIH=70.02+1

16、60.1=1.74mAIOL 说明驱动器低电平输出的驱动是不可靠的。 综上所述,驱动器不能可靠地驱动接收器。,6.4CMOS门电路,6.4.1CMOS反相器电路的组成和工作原理 6.4.2CMOS与非门电路的组成和工作原理 6.4.3CMOS或非门电路的组成和工作原理 6.4.4CMOS传输门电路的组成和工作原理,6.4.1CMOS反相器电路的组成和工作原理,前面介绍的MOS管非门电路的组成如图6-26(a)所示。 因MOS管具有导通时电阻很小,截止时电阻很大的特点,若将图6-26(a)电路中的漏极电阻Rd改成P沟道的MOS管,组成如图6-26(b)所示的电路,即可实现电路的漏极电阻随输入信号的变化而变化的目的。 在CMOS电路中,因输出信号与输入信号的相位相反,所以,图6-26(b)所示的电路又称为CMOS倒相器,COMS倒相器是组成CMOS集成门电路的基本单元。,图6-26COMS非门电路,6.4.2CMOS与非门电路的组成和工作原理,将两个CMOS倒相器的负载管并联,驱动管串联,组成如图6-27所示的电路。,图6-27CMOS与非门,表6-5图6-27电路

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号