pcie总线物理层的设计与验证

上传人:小** 文档编号:89348334 上传时间:2019-05-23 格式:DOCX 页数:76 大小:1.13MB
返回 下载 相关 举报
pcie总线物理层的设计与验证_第1页
第1页 / 共76页
pcie总线物理层的设计与验证_第2页
第2页 / 共76页
pcie总线物理层的设计与验证_第3页
第3页 / 共76页
pcie总线物理层的设计与验证_第4页
第4页 / 共76页
pcie总线物理层的设计与验证_第5页
第5页 / 共76页
点击查看更多>>
资源描述

《pcie总线物理层的设计与验证》由会员分享,可在线阅读,更多相关《pcie总线物理层的设计与验证(76页珍藏版)》请在金锄头文库上搜索。

1、代号分类号10701TN4学密号级1078490763公开题(中、英文)目PCIe 总线物理层的设计与验证Design and Verification of PCIe Bus Physical Layer作者姓名张亮指导教师姓名、职务朱樟明教授学科门类工学学科、专业微电子软件工程提交论文日期二一三年三月独创性(或创新性)声明本人声明所呈交的论文是我个人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其它人已经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究

2、所做的任何贡献均已在论文中做了明确的说明并表示了谢意。申请学位论文与资料若有不实之处,本人承担一切相关责任。本人签名:日期关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究生在校攻读学位期间论文工作的知识产权单位属西安电子科技大学。本人保证毕业离校后,发表论文或使用论文(与学位论文相关)工作成果时署名单位仍然为西安电子科技大学。学校有权保留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容,可以允许采用影印、缩印或其它复制手段保存论文。(保密的论文在解密后遵守此规定)本学位论文属于保密,在本人签名:导师签名:年解密后适用本授权书。日期日

3、期摘要摘要PCI Express是一个为未来多种多样的计算和通信平台而定义的高性能、通用I/O互连总线,是当前得到广泛应用的高速串行传输标准。它的高速数据传输速率使得它有着极为广泛的发展前景。而物理层作为 PCI Express中最基本最底层的传输结构,在整个 PCI Express结构中占有举足轻重的地位。PCI-Express总线的物理层相对于 PCI总线的物理层而言发生了重大变化,PCI-Express是一种全新的串行总线。串行总线数据传输避免了并行总线在高速传输过程中所面临的时序问题,因此,与并行总线相比能够大大提高数据传输速度。PCI Express总线采用串行方式传输数据,它和原有

4、的 ISA、PCI和 AGP总线不同,这种传输方式不必因为某个硬件的频率而影响到整个系统性能的发挥。因为 PCI Express工作模式是一种称之为“电压差式传输”的方式。两条铜线,通过相互间的电压差来表示逻辑符号 0和1。以这种方式进行资料传输,可以支持极高的运行频率。本文对 PCI Express的物理层相关技术进行了详细分析,并着重讨论了与物理层相关的几项关键技术的的设计与验证。关键词:PCIe 串行传输物理层串并转换外围互连嵌入式时钟AbstractAbstractPCI Express is a high-performance, general-purpose I/O interc

5、onnect bus definedin a variety of computing and communications platforms, is currently widely usedhigh-speed serial transmission standard. Its high-speed data transfer rate makes itextremely broad prospects for development. The physical layer as PCI Express basicunderlying transport structure occupi

6、es a pivotal position in the entire structure of PCIExpress. PCI-Express bus physical layer relative to the major changes have occurred interms of the physical layer of the PCI bus, PCI Express is a new serial bus. Serial busdata transfer from the parallel bus timing problems faced in the process of

7、 high-speedtransmission, parallel bus can greatly improve the speed of data transmission.The PCIe bus serial transmission of data, it and the original ISA, PCI and AGPbus, this transmission mode does not have to affect the overall system performance ofthe play because of a hardware frequency. PCI Ex

8、press is a working mode known asthe approach of the voltage differential transmission. Two copper wires, representedby the voltage difference between logic symbols 0 and 1. In this way, data transmission,can support the high operating frequency.The detailed analysis of PCI Express physical layer tec

9、hnology, and focused onseveral key technologies related to the physical layer, channel alignment technologyand clock tolerance compensation relating to the design and realization of the elasticbuffer.Keywords: PCIeSerial TransmissionPHYSerial-Parallel ConversionEmbedded clock目录目录第一章绪论.11.1课题研究背景. 11.1.1 PCIe总线标准发展的历史背景. 11.1.2 PCIe总线的提出. 21.1.3 PCIe总线的技术优势. 41.1.4 PCIe总线的发展前景. 51.2本论文研究方向. 61.3论文章节结构. 6第二章 PCIe 总线概述.92.1 PCIe简介. 92.1.1 PCIe是第三代 I/O互联总线. 92.3 PCIe链路. 102.4 PCIE拓扑结构. 112.3.1根复合体. 122.3.2端

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号