电子技术基础与技能 (9)

上传人:n**** 文档编号:89232841 上传时间:2019-05-21 格式:PPT 页数:20 大小:5.39MB
返回 下载 相关 举报
电子技术基础与技能 (9)_第1页
第1页 / 共20页
电子技术基础与技能 (9)_第2页
第2页 / 共20页
电子技术基础与技能 (9)_第3页
第3页 / 共20页
电子技术基础与技能 (9)_第4页
第4页 / 共20页
电子技术基础与技能 (9)_第5页
第5页 / 共20页
点击查看更多>>
资源描述

《电子技术基础与技能 (9)》由会员分享,可在线阅读,更多相关《电子技术基础与技能 (9)(20页珍藏版)》请在金锄头文库上搜索。

1、了解寄存器的功能、基本构成和常见类型; 了解数码寄存器的电路构成,理解其工作原理; 了解移位寄存器的工作原理和典型集成移位寄存器的引脚及应用。,9.1.1 数码寄存器,一、电路组成,电路如图所示。,9.1.1 数码寄存器,二、工作过程,寄存器工作分两步进行:,1. 寄存前先清零 在接收数据前先在复位端加一个负脉冲,把所有触发器置0,清零脉冲恢复高电平后,为接收数据做好准备。 2. 接收脉冲控制数据寄存 接收脉冲CP到来,将 打开, 接收输入数码 。例如, =1101,则与非门 输出为1101,各触发器被置成1101,即 = 1101,完成接收和寄存工作。电路如图所示。,9.1.2 移位寄存器,

2、一、单向移位寄存器,1. 电路组成,电路如图所示。,JK触发器构成的4位右移寄存器,9.1.2 移位寄存器,一、单向移位寄存器,2. 工作过程,下面以存入数码1011为例,分析 4位右移寄存器的工作过程,要寄存数 码 =1011,一般先对寄存器 清0,然后将被存放数码从高位到低位 按移位脉冲节拍依次送到 端,当第 一个CP上升沿到来时 =1,则 =0001;当第二个CP上升沿到来时, =0, =0010,经过四个移位脉冲后寄存器状态为 =1011。如图所示。,9.1.2 移位寄存器,二、集成双向移位寄存器,1. 74LSl94的引脚排列和逻辑符号,74LSl94的实物图引脚排列和逻辑符号如图所

3、示。,9.1.2 移位寄存器,二、集成双向移位寄存器,2. 74LSl94的逻辑功能,异步清0功能:当 =0时,直接清0,寄存器各位 均为0,不能进行置数和移位。只有当 =1时,寄存器允许工作。,右移功能:当 =0、 =1 时,在移位控制信号 上升沿作用时,寄存器中数码依次右移一位,且将 送到 。,左移功能:当 =1、 =0 时,在 上升沿作用时,寄存器中数码依次左移一位,且将 送到 。,并行置数功能:当 =1时,在 上升沿作用时,将数据输入端的数码并行送到寄存器中,使 。,保持功能:当 =0时,无论有无 作用时,寄存器中内容不变。,真值表如表所示。,74LS94芯片的真值表,了解计数器的功能

4、及计数器的类型; 理解二进制计数器,十进制计数器的电路组成和工作原理; 掌握十进制典型集成计数器的外特性及使用。,9.2.1 二进制计数器,在计数脉冲作用下,各触发器状态的转换按二进制数的编码规律进行计数的数字电路称为二进制计数器。 构成计数器电路的核心器件是具有计数功能的JK触发器,可将JK触发器接成计数状态( ),如图所示,这样在CP脉冲作用下,触发器的状态按010的规律翻转。 可见,一个触发器即可连成一个最简 单的1位二进制计数器。其逻辑电路 如图所示。,9.2.1 二进制计数器,一、异步二进制加法计数器,图所示电路是用三个JK触发器连成的异步3位二进制加法计数器。图中各位触发器的 端接

5、在一起作为计数器的直接复位输入信号;计数脉冲加到最低位触发器 的 端,其他触发器的 依次受低位触发器 端的控制。各触发器接收到负跳变脉冲信号时状态就翻转。 波形如图所示。,异步3位二进制加法计数器,9.2.1 二进制计数器,一、异步二进制加法计数器,计数前,在复位端 先输入一负脉冲,使 ,这一过程称为清0,清0后,应使 ,才能正常计数。,当第一个计数脉冲 作用后,该脉冲的下降沿使触发器 的 由0态转为1态,其他两个触发器因没有 下降沿的作用,仍保持0态,所以当第一个 作用后,计数器状态为 。,当第二个计数脉冲 作用时,触发器 翻转, 由1态转为0态, 的下降沿加到 的时钟脉冲输入端,使 从0态

6、转为1态, 上升沿变化对触发器 无效, 状态保持不变,所以当第二个 作用后,计数器状态为 。,依此类推,当第七个 作用后计数器状态为111,当第八个 作用后计数器又回到000状态,完成一次计数循环。,8421BCD编码如表所示。,一、电路组成,9.2.2 十进制计数器,异步十进制加法计数器电路由4位二进制计数器和一个用于计数器清0的门电路组成。与二进制加法计数器的主要差异是跳过了二进制数码10101111的六个状态。 电路如图所示。,异步十进制加法计数器电路,9.2.2 十进制计数器,二、工作过程,计数器输入09个计数脉冲时,工作过程与4位二进制异步计数器完全相同,第九个计数脉冲后 。 当第十

7、个计数脉冲到来后,计数器状态为 ,此时 ,与非门输入全1,输出为0,使各触发器复位,即 , 同时使与非门输出又变 为1,计数器重新开始工作。 从而实现8421BCD码十进 制加法计数的功能。,9.2.3 集成计数器,集成计数器是将触发器及有关门电路集成在一块芯片上,使用方便且便于扩展。中规模集成同步计数器类型很多,常见的4位十进制同步计数器有74LSl60、74LSl62、74LS196、CC40192等;4位二进制同步计数器有74LSl61、74LSl63、74LSl69、74LSl91等。其引脚功能可查阅数字集成电路手册。 下面以74LSl61为例介绍集成二进制同步计数器的逻辑功能及应用。

8、,9.2.3 集成计数器,一、引脚排列图和逻辑符号,引脚排列和逻辑符号如图所示。,9.2.3 集成计数器,二、74LSl61芯片的逻辑功能,1. 异步清0 当异步端 时,不管其他输入端的状态如何,无论有无时钟脉冲,计数器输出将直接置零,称异步清零。,2. 同步预置数 当 时,同步置数控制端 ,且在 上升沿作用时,并行输入数据被置入计数器的输出端,使 。由于这个操作要与 同步,所以又称为同步预置数。真值表如表所示。,3. 保持 当 时,输出 保持不变。这时如 ,则进位输出信号 保持不变;若 进位输出信号 为低电平。,4. 计数 当 时, 为上升沿有效时,实现加法计数功能。,74LS161 芯片的真值表,9.2.3 集成计数器,三、74LS161的应用举例,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号