电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章

上传人:E**** 文档编号:89163879 上传时间:2019-05-19 格式:PPT 页数:44 大小:1.51MB
返回 下载 相关 举报
电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章_第1页
第1页 / 共44页
电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章_第2页
第2页 / 共44页
电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章_第3页
第3页 / 共44页
电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章_第4页
第4页 / 共44页
电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章_第5页
第5页 / 共44页
点击查看更多>>
资源描述

《电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章》由会员分享,可在线阅读,更多相关《电工电子技术及应用第2版 教学课件 ppt 作者 申凤琴 主编 第12章(44页珍藏版)》请在金锄头文库上搜索。

1、,第十二章 时序逻辑电路,第一节 触发器 第二节 计数器 第三节 寄存器,返回主目录,第一节 触发器,一、基本RS触发器,基本RS触发器又称为RS锁存器,在各种触发器中,它的结构最简单,却是各种复杂结构触发器的基本组成部分。 1电路组成 图12-1所示电路是由两个与非门交叉反馈连接成的基本RS触发器。,图12-1 基本RS触发器 a)逻辑图 b) 逻辑符号,2逻辑功能 (1) 逻辑功能分析 在基本RS触发器中,触发器的输出不仅由触发信号来决定,而且当触发信号消失后,电路能将输出状态保持下去,即具备记忆功能。,=,=0或Q=0、,=,1)当 = =1时,电路有两个稳定状态:Q=1、 =0或Q=0

2、、 =1,我们把前者称为1状态或置位状态,把后者称为0状态或复位状态。,2)当 =1、 =0时,Q=1, =0,触发器被置成1状态。 3)当 =0、 =1时, =1,Q=0,触发器被置成0状态。 4)当 =0、 =0时,Q= =1,这是一种未定义的状态,既不是1状态,也不是0状态,这种状态是不稳定的,我们称之为不定状态。,(2)逻辑功能的描述 触发器在接收触发信号之前的原稳定状态称为初态,用Qn表示;触发器在接收触发信号之后建立的新稳定状态叫做次态,用Qn+1表示。触发器的次态Qn+1是由触发信号和初态Qn的取值情况所决定的。 1)状态转换特性表 含有状态变量的真值表叫做触发器的特性表。基本R

3、S触发器的特性表如表12-1所示。表12-2为简化的特性表。,表12-1 基本RS触发器状态转换特性表,0 1 1 1 0 0 不定 不定,1 1 0 1 1 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 0 0 1,Qn+1,Qn,表12-2 简化的RS触发器特性表表,Qn 1 0 不定,1 1 1 0 0 1 0 0,Qn+1,2)时序图(又称波形图) 时序图是以波形图的方式来描述触发器的逻辑功能的。在图12-1a所示电路中,假设触发器的初始状态为Q=0、 =1,触发信号的波形已知,则根据上述逻辑关系可以画出Q和 的波形,如图12-2所示。,图12-2 时序波形图,基本R

4、S触发器除了可用上述与非门组成外,也可以利用两个或非门来组成,其逻辑图和逻辑符号如图12-3所示。,图12-3 或非门组成的基本RS触发器 a)逻辑图 b)逻辑符号,在这种基本RS触发器中,触发输入端R、S在没有加触发信号时应处于低电平,加有触发信号时为高电平(称为高电平有效)。其特性表见表12-3、时序图如图12-4所示。,图12-4 或非门构成的RS触发器时序图,表12-3 或非门构成的RS触发器 特性表,Qn 1 0 不定,0 0 0 1 1 0 1 1,Qn+1,R S,二、同步RS触发器和D锁存器,1同步RS触发器 (1)电路组成 同步RS触发器是同步触发器中最简单的一种,其逻辑图和

5、逻辑符号如图12-5所示。CP是时钟脉冲信号,高电平有效,即CP为高电平时,输出状态可以改变,CP为低电平时,触发器保持原状态不变。Q和 是互补输出端。,图12-5 同步RS触发器 a) 逻辑图 b)逻辑符号,(2) 功能分析 1)当CP=0时,触发器保持原状态不变。 2)当CP=1时,触发器将按基本RS触发器的规律发生变化。此时,同步RS触发器的状态转换特性表与表12-3相同。,(3)初始状态的预置 在实际应用中,有时需要在时钟脉冲CP到来之前,预先将触发器设置成某种状态,为此,在同步RS触发器电路中设置了直接置位端和直接复位端。其工作情况可用图12-6的波形图来描述。,图12-6 同步RS

6、触发器时序波形图,2同步D触发器 同步D触发器又称为D锁存器,其逻辑图和逻辑符号如图12-7所示。,图12-7 同步D触发器 a)逻辑图 b)逻辑符号,三、边沿触发器,1边沿D触发器 (1)逻辑符号 边沿D触发器的逻辑符号如图12-8所示。符号图中 、 端的小圆圈表示低电平有效。该触发器为CP上升沿触发(图中,CP端若有小圆圈表示触发器为CP下降沿触发)。,图12-8 边沿D触发器的逻辑符号,(2)工作特性 此种触发器的状态只有在CP的上升沿到来时才可能改变,在CP的其它任何时刻,触发器都将保持状态不变,故把这种类型的触发器称为正边沿触发器或上升沿触发器。 除上述正边沿触发的D触发器之外,还有

7、在时钟脉冲下降沿触发的负边沿D触发器,与正边沿D触发器相比较,只是触发器翻转时所对应的时钟脉冲CP的触发沿不同,其所实现的逻辑功能均相同。,(3)逻辑功能描述 边沿D触发器在CP上升沿到来时的状态转换特性表如表12-4所示,表12-5为D触发器简化的特性表。图12-9为D触发器的时序图。,表12-4 D触发器状态转换特性表,表12-5 D触发器简化特性表,图12-9 D触发器时序图,(4)边沿D触发器的应用 74HC74是一种集成正边沿双D触发器,内含两个上升沿触发的D触发器。图12-10是利用74HC74构成的单按钮电子转换开关电路,该电路只利用一个按钮即可实现电路的接通与断开。,图12-1

8、0 74HC74应用电路,2边沿JK触发器 (1)边沿JK触发器的逻辑符号 图12-11为JK触发器的逻辑符号,其中图a为CP上升沿触发,图b为CP下降沿触发,除此之外,二者的逻辑功能完全相同,图中J、K为触发信号输入端。,图12-11 边沿JK触发器 a)上升沿触发型 b)下降沿触发型,(2)JK触发器的逻辑功能 下降沿触发的JK触发器的逻辑功能见表12-6,表12-7为JK触发器简化的功能表,时序图如图12-12所示。,表12-6 JK触发器功能表,表12-7 JK触发器简化功能表,图12-12 JK触发器时序图,(3)边沿JK触发器的应用 74HC112内含两个下降沿JK触发器,图12-

9、13a是利用74HC112组成的二分频和四分频电路。 分频是指电路输出信号的频率是输入信号频率的1/N(其中N为整数,即分频次数),也就是说输出信号的周期是输入信号周期的N倍。,图12-13 74HC110构成的分频电路 a)电路图 b)波形图,第二节 计数器,一、计数器的功能和分类,计数器是一种应用广泛的时序逻辑电路,它不仅可用来对脉冲计数,而且还常用于数字系统的定时、延时、分频及构成节拍脉冲发生器等等。 计数器按计数长度可分为二进制、十进制及N进制计数器。按计数脉冲的引入方式可分为异步工作方式和同步工作方式计数器两类。按计数的增减趋势可分为加法、减法及可逆计数器。 计数器的组成和其它时序电

10、路一样,都含有存储单元(这里通称为计数单元),存储单元是由触发器构成的。,1异步二进制计数器 (1)异步二进制加法计数器 图12-14所示是利用3个下降沿JK触发器构成的异步二进制加法计数器。,二、异步计数器,图12-14 异步二进制加法计数器,该计数器的状态转换特性表见表12-8,时序图如图12-15所示。计数器的状态转换规律也可以采用如图12-16所示的状态转换图来表示。,图12-15 异步二进制加法计数器时序图,图12-16 异步二进制加法计数器状态转换图,表12-8 状态转换表,计数器还具有分频功能。由n个触发器构成的二进制计数器,其末级触发器输出脉冲频率为CP的1/2n ,即实现对C

11、P的2n分频。 异步3位二进制加法计数器也可采用上升沿D触发器来构成,如图12-17a。,图12-17 上升沿触发的异步3位二进制加法计数器 a)逻辑图 b)时序图,(2) 异步二进制减法计数器 如图12-18所示电路为下降沿触发的异步3位二进制减法计数器。电路的状态转换情况如图12-19所示,图12-20为时序图。,图12-18 异步二进制减法计数器,图12-19 异步二进制减法计数器状态转换图,图12-20 异步二进制减法计数器时序图,(3) 异步二进制可逆计数器 既能进行加计数又能进行减计数的计数器叫做可逆计数器。在可逆计数器中,有加减工作方式控制端,当输入不同的控制信号时,该计数器的状

12、态转换规律可以分别按加法计数器或减法计数器的计数规律进行工作。当然,电路中需要加入相应的控制逻辑电路。,2异步十进制计数器,图12-21所示是由4个JK触发器构成的8421码异步十进制加法计数器,该电路具有进位功能。,图12-21 异步十进制加法计数器,十进制计数器状态转换表见表12-9,时序图如图12-22所示。,表12-9 十进制计数器状态转换表,图12-22 异步十进制加法计数器时序图,3异步N进制计数器 在实际工作中,还需要其它不同进制的计数器,我们把这些计数器称为N进制计数器。异步N进制计数器的构成方式和异步十进制计数器基本相同,也是在二进制计数器的基础上,利用一定的方法跳过多余的状

13、态后实现的。例如,五进制计数器可以用三个触发器组成,其状态转换规律可以按图12-23所示的状态转换图进行。,图12-23 五进制计数器的状态转换图,三、同步计数器,1同步二进制加法计数器 如图12-24a所示是一个由3个JK触发器构成的同步3位二进制加法计数器,CP输入的是计数脉冲。其时序图如图12-24b所示 。同步3位二进制计数器的状态转换特性表与异步二进制计数器完全相同。,图12-24 同步3位二进制计数器 a)逻辑图 b)时序图,2同步十进制计数器 若在同步二进制计数器的基础上,通过一定的方法跳过多余的无效状态后,也可构成同步十进制计数器。 同步十进制计数器的时序图和状态转换特性表与异

14、步十进制计数器的完全相同。,174HC161 74HC161是一种可预置数的同步计数器,在计数脉冲上升沿作用下进行加法计数,其主要功能如下: (1)清零 (2)预置数 (3)计数控制 (4)进位,四、通用集成计数器,图12-25所示是利用74HC161和一个与非门组成的六进制计数器。,图12-25 74HC161构成的六进制计数器,当需要位数更多的计数器时,可按如图12-26所示电路进行级联。,图12-26 74HC161的级联电路,274HC192 74HC192为可预置同步8421码十进制加/减可逆计数器,它有两个时钟脉冲输入端,进行加计数或减计数时,有各自的时钟脉冲输入端,可以进行加计数

15、或减计数。 其主要功能如下: (1)异步清零 (2)预置数(为异步置数) (3)可逆计数 当计数时钟脉冲CP加至CPU且CPD为高电平时,计数器在CP上升沿的作用下进行加计数;当计数时钟脉冲CP加至CPD且CPU为高电平时,计数器在CP上升沿的作用下进行减计数。 另外,74HC192还具有进位输出端 和借位输出端 。当进行加计数并且计数到9(Q3Q2Q1Q0=1001),同时CPU为低电平时,进位输出端 为低电平,其它情况为高电平。当进行减计数并且计数到0(Q3Q2Q1Q0=0000),同时CPD为低电平时,借位输出端 为低电平,其它情况为高电平。,图12-27 74HC192的串行级联应用,

16、图12-27所示是74HC192的串行级联应用时的电路图。,第三节 寄存器,一、寄存器的功能和分类,存放数码的逻辑部件称为寄存器。寄存器必须具有记忆单元触发器,因为触发器具有0和1两个稳定状态,所以一个触发器只能存放1位二进制数码,存放N位数码就应具备N个触发器。 一般寄存器都是在时钟脉冲的作用下把数据存放或送出触发器的,故寄存器还必须具有起控制作用的电路,以保证信号的接收和清除。 寄存器按所具备的功能不同可分为两大类:数码寄存器和移位寄存器。,二、数码寄存器,数码寄存器只具有接收数码和清除原有数码的功能。 1工作原理 图12-28是一个由四个D触发器构成的四位数码寄存器,在CP上升沿的作用下,将四位数码寄存到四个触发器中。,图12-28

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号