SOPC实验报告

上传人:206****923 文档编号:88627232 上传时间:2019-05-05 格式:DOCX 页数:19 大小:329.84KB
返回 下载 相关 举报
SOPC实验报告_第1页
第1页 / 共19页
SOPC实验报告_第2页
第2页 / 共19页
SOPC实验报告_第3页
第3页 / 共19页
SOPC实验报告_第4页
第4页 / 共19页
SOPC实验报告_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《SOPC实验报告》由会员分享,可在线阅读,更多相关《SOPC实验报告(19页珍藏版)》请在金锄头文库上搜索。

1、 SOPC系统设计技术实验报告姓 名: 学 号: 院 系: 信息科学与工程学院专 业:电子科学与技术指导老师: 完成日期: 2015年04月25日实验二、NIOSII实现串口收发数据及LCD显示一、实验目的(1)进一步熟悉QuartusII、SOPC Builder、NIOS II IDE的操作;(2)掌握SOPC硬件系统及NIOS II软件的开发流程。二、实验内容(1)、实验平台:硬件:PC级、SmartSOPC+教学实验开发平台;软件:Quartus II 9.0, SOPC Builder 9.0, NIOS II IDE 9.0。(2)、实验内容:建立包含SDRAM、JTAG_UART

2、、Timer、LCD的NIOS II处理器系统,通过JTAG_UART从IDE的控制端窗口读取输入值N,计算1至N的累加值,并将计算结果及计算花费时间的显示在LCD中。三、实验步骤3.1硬件设计根据实验内容,可以得出本次实验的硬件结构图如图3.1所示:图3.1 硬件设计结构图具体硬件设计步骤如下:1)、在Quartus II中建立一个工程命名为:smallCore,器件设置为EP3C55F484C8;2)、以原理图输入方式建立空白顶层模块,并保持;3)、打开SOPC Builder,命名SOPC系统名称为nios2system,开始建立NIOS II系统。4)、双击SOPC Builder主界

3、面左侧中的“Nios II Processor”,出现Nios II CPU的配置向导对话框,如图1.4所示,在这里可以有三种Nios II CPU选择,我们选择快速型的Nios II/f,不使用硬件乘法器及除法器。然后单击Next进入下一步配置;Instruction Cache项中选择2 Kbytes,在Data Cache项中选择512 Bytes,单击Next进行下一步配置;在“Advanced Features”和“MMU and MPU Settings”选项卡中选择默认参数,然后单击Next,到了“JTAG Debug Module”选项卡,如图1.6所示。这里是选择JTAG调试

4、接口,选择默认的模式Level 1,然后单击Next,到了“Custom Instruction”选项卡,也选择默认参数,最后单击Finish完成对Nios II CPU的配置。5)、添加了Nios II CPU内核后,选中Module Name下的cpu_0,单击鼠标右键,在Rename项中可以重命名cpu_0的名称为cpu,并在“Clock Settings”一栏中将clk_0名称改为clk。6)、双击在SOPC Builder主界面左侧中的Bridges and AdaptersMemory MappedAvalon-MM Clock Crossing Bridge,出现Clock Cr

5、ossing Bridge的配置向导对话框,在“Slave-to-Master FIFO”中的FIFO depth中选择64。单击“finish”退出配置对话框,并重命名clock_crossing_0的名称为clock_crossing。7)、双击在SOPC Builder主界面左侧中的Memories and Memory ControllersSDRAMDDR SDRAM High Performance Controller,出现DDR SDRAM High Performance Controller的配置向导对话框。修改“General Settings”选项卡的参数配置,参数修改

6、如下:Speed grade:8PLL reference clock frequency:85Memory clock frequency:100Local interface clock frequency:full修改“Modify Parameters”: DDR SDRAM控制器参数,参数修改如下:Total Memory interface DQ width:16 Memory vendor:otherColumn address width:98)、修改DDR SDRAM的控制器ddr_sdram_0的名称为ddr_sdram,并在ddr_sdram左侧中取消cpu.instru

7、ction_master和cpu.data_master中的实点,选择clock_crossing.m1的实点,将ddr_sdram控制器连接到Clock Crossing Bridge的m1中。9)、双击在SOPC Builder主界面左侧中的Bridges and AdaptersMemory MappedAvalon-MM Pipeline Bridge,出现Pipeline Bridge的配置向导对话框,选择默认参数,单击“finish”添加到SOPC Builder中,并重命名pipeline_bridge_0为pipeline_bridge。10)、双击在SOPC Builder主

8、界面左侧中的PeripheralsMicrocontroller PeripheralsPIO(Parallel I/O),出现PIO外设配置的对话框,在Wide一栏中选择8bit,在Direction一栏中选择Output ports only,如图1.13所示,最后单击Finish完成对PIO的设置,此时在SOPC Builder中出现pio_0的外设,修改该名称为LED_PIO,并把LED_PIO外设连接到pipeline_bridge.m1上。11)、双击在SOPC Builder主界面左侧中的PeripheralsDebug and PerformanceSystem ID Peri

9、pheral,直接在SOPC Builder中添加sysid的外设,修改sysid_0名称为sysid,并把sysid外设连接到pipeline_bridge.m1上。12)、双击在SOPC Builder主界面左侧中的PLLPLL,单击“Launch Alteras ALTPLL MegaWizard”,出现PLL配置对话框1。在“what is the frequency of the inclock0 input”一栏中设置输入的频率为50MHz,单击Next,进行下一步的设置。在PLL配置对话框2中的“Lock output”中选择“Create locked output”,PLL配

10、置对话框的page3、4、5都选择默认参数,在page6中Clock Tap Settings一栏中选择“Enter output clock frequency”,将c0时钟输出为85MHz,单击Next,进行下一步的设置。PLL配置对话框的page7-11都选择默认参数,在page12中单击“finish”退出PLL配置对话框,最后再单击“finish”退出。在SOPC Builder中重命名pll_0为sys_pll,并把sys_pll外设连接到pipeline_bridge.m1上。13)、 在“Clock Settings”一栏中将sys_pll_c0名称改为system_clk,并

11、在SOPC Builder中的Clock一栏中为每一个外设选择合适的clock信号。需要特别注意的是sys_pll中的s1时钟需要选择clk,clock_crossing中的s1需要选择system_clk,m1需要选择ddr_sdram_sysclk,ddr_sdram对应选择system_clk,ddr_sdram中的s1需要选择ddr_sdram_sysclk,其它的外设选择system_clk。14)、添加JTAG_UART:使用缺省设置,命名为jtag_uart,对应system_clk,连接至pipeline_bridge;15)、添加Timer: Initial Period改为

12、20ms,命名为sys_clock_timer, 对应system_clk,连接至pipeline_bridge;16)、添加Avalon-MM Tristate bridge: 使用缺省设置,命名为ext_bus,对应system_clk,连接至cpu;17)、添加zlg_avalon_lcd240_128: 命名为lcd240_128,对应system_clk,连接至ext_bus;18)、添加pio: 1位输出,output only, 命名为lcd_light,对应system_clk,连接至pipeline_bridge;19)、单击SOPC Builder菜单的systemAuto

13、-Assign Base Address,进行自动分配地址,单击SOPC Builder菜单的systemAuto-Assign IRQs,进行自动分配中断号。20)、双击SOPC Builder中的cpu,确认在Reset Address一栏中选择ddr_sdram,在Exception Address一栏中选择ddr_sdram。完整的nios2系统如图3.2所示:图3.2 nios2系统构造图时钟设制如图3.3所示:图3.3 系统时钟设置图21)、生成系统。在之前建立好的原理图文件中添加NIOS II 系统至顶层模块,保存原理图文件。22)、定制delay_reset_block模块:原

14、理图如图3.4所示:图3.4 delay_reset_block模块原理图23)、在smallCore原理图中添加delay_reset_block模块原理图,并且添加输入输出端口,得到系统原理图,如图3.5所示:图3.5系统原理图24)、在Quartus II主界面中选择AssignmentsDevice。在“Available devices”一栏中选择“EP3C55F484C8”器件。对器件和引脚进行配置。配置项有:Unused Pins设置为:As input tri-stated;configuration device设置为:EPCS16;Default I/O standard配

15、置为:3.3-V LVTTL电平;Dual-Purpose Pins中的所有引脚设置为“Use as regular I/O”。25)、将DDR SDRM引脚约束文件中的“YES”改为“NO”,运行DDR SDRM引脚约束文件。26)、对系统进行引脚分配:新建引脚约束文件:”setup.tcl”。setup.tcl文件见附录。运行set.up.tcl引脚约束文件。27)、编译整个工程,编译成功之后将系统下载到 FPGA 中去。硬件设计完成。3.2 软件设计本系统的软件设计流程图如图3.6所示:图3.6 软件设计流程图具体步骤如下:1)、在Nios II IDE的工程中选择FileNewNios II C/C+ Application,新建一个C/C+工程文件,在“Select Project Template”一项中选择空白文件。在Name一项中填入工程名,在这里我们命名为num,在SOPC Builder System一项里,我们选择QuartusII工程目录下的nios2system.ptf文件。2)、选中Nios II IDE工程右侧的num工程,单击鼠标的右键,选择“System Library Properties”一项,配置系统的参数,在这里,我们选择默认参数

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号