4集成触发器

上传人:小** 文档编号:88022169 上传时间:2019-04-16 格式:PPT 页数:36 大小:1.63MB
返回 下载 相关 举报
4集成触发器_第1页
第1页 / 共36页
4集成触发器_第2页
第2页 / 共36页
4集成触发器_第3页
第3页 / 共36页
4集成触发器_第4页
第4页 / 共36页
4集成触发器_第5页
第5页 / 共36页
点击查看更多>>
资源描述

《4集成触发器》由会员分享,可在线阅读,更多相关《4集成触发器(36页珍藏版)》请在金锄头文库上搜索。

1、1,第3章已提过数字电路按功能可分为组合电路与时序电路。 组合电路的输出仅与当前输入有关,而与电路的过去状态无关。 。,组合电路,记忆电路,组合电路,X1,Fm,Xn,X1,Xn,Q1,W1,Wr,Qe,F1,F1,Fm,F = f (x1xn),第4 章 集成触发器,4.1 触发器概述,2,时序电路的输出不仅与当前输入有关,而 且与电路的过去状态也有关。其组成部分:, 组合电路 记忆电路,记住电路的过去状态其方程为:,F= f (x1xn ;Q1QL ),由上可看出时序电路有时间的概念。同样的输入不同时间加入,由于过去状态不同,输出可能不相同,时序电路的时间因素通过现态Qn和次,态Qn+1来

2、描述。,3,时序电路的记忆电路是由触发器完成,触发器是学习时序电路的基础。 触发器的基本特性是:,1.具有两个稳定的状态,分别用二进制数码“1”和“0”表示,所以有时又称为双稳态触发器。,2. 由一个稳态到另一个稳态,必须有外界信号的触发。否则它将长期稳定在某个状态,即长期保持所记忆的信息。,3. 具有两个输出端:原码输出Q和反码输出Q。一般用Q 端表示触发器的状态。如外界信号使 Q = Q,则破坏了触发器的功能,在实际中不允许出现。,4,4.2 基本RS触发器,掌握基本RS、钟控RS、JK、D、T、T类型触发器的逻辑功能、触发方式。 了解基本、同步、主从、维持阻塞、边沿类型触发器的电路结构、

3、工作原理。,基本RS触发器有两个能保持的稳定状态, 1)具有两个稳定状态0状态和1状态,以表征存储的内容; 2)根据不同的输入信号可以置成0或1状态; 3)输入信号不变或撤去后,触发器的状态能长久地保存。,定义 Q=0、 =1的状态为0状态, Q=1、 =0的状态定义为1状态。,构成时序逻辑电路的基本数字部件是触发器, 逻辑功能、电路结构、动作特点和触发方式不同。,1基本RS触发器的特点,5,2触发器的分类,1)根据触发器输入和输出的逻辑功能不同,双稳态触发器分为基本RS、钟控RS、JK、D、T、T类型触发器。 2)根据触发器电路结构的不同,将双稳态触发器分为基本、同步、主从、维持阻塞、边沿类

4、型。 3)根据触发器是否有时钟脉冲的控制,可将双稳态触发器分为基本触发器和时钟控制触发器两大类。基本触发器的输入信号直接影响输出变化,不受时钟控制。时钟控制触发器的输入信号在时钟控制下,仅在规定的时间才使输出改变。 4)根据触发器根据触发器方式不同,分电平触发,边沿触发,脉冲触发。 不同的类型的触发器在状态变化过程中具有不同的动作特点,掌握这些动作特点对于正确使用这些触发器是十分必要的。,6,4.2.1 用与非门构成的基本触发器,7,3.全0不定,当R=S=0后,输入又同时变为1时,速度快的门输出变为0,另一个不翻转。 (随机确定,不能控制,避免使用),8,4. 特性方程,n,9,例题1,初态

5、,RS异 同R R=1,全1不变,全1不变,RS异 同R R=0,RS异 同R R=0,全0不定 电气状态均为1 后逻辑不能确定,记忆功能。S已消失,其影响Q为1保留下来。无时序同步功能,10,例题4.22,11,例题 消除触点颤动,12,4.2.2 或非门RS触发器,13,4.2.3 集成基本RS触发器,四锁定基本RS触发器:CC4043;CC4044,14,1. 结构和符号,4.3 时钟触发器,4.3.1 .同步RS触发器,CP=1期间,才变。 RS异同S;全0不变;全1不定,S R Q 0 1 0 1 0 1 0 0 Q 1 1 不定,15,3. 特性方程,16,例1,17,例2 同步R

6、S触发器波形图,当R=S=0后,又同时变为1时,出现电平不定,18,具有直接置0 置1端的同步RS触发器,直接置0 端 RD;直接置1 端SD 不受CP控制,一般用以决定初态,19,同步RS触发器空翻现象 P99,反馈电路? 例:计数器 要求: 来一个时钟脉冲翻转一次 但是,当CP=1时,存在和前面的基本RS触发器一样缺点 空翻 多次翻转, 3Pt延迟,不能控制。,20,4.3.2主从触发器,1、主从RS触发器,21,(1) 结构和符号,2、主从JK触发器,CP后沿变(1 0) 电平触发 在CP=1期间,JK保持不变条件下: JK异同J;全1翻转;全0不变。,(2) 逻辑功能,基本触发器的功能

7、表 解决不定),n+1,n,J K Q Q 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 0 0 0 1 1,n,J K Q 0 1 0 1 0 1 1 1 Q 0 0 Q,n+1,由于输出是互补的,所以将输出反馈到输入后,就避免了不定态的出现。J,K也不需要约束条件,22,(3). 特性方程,23,3 主从型触发器动作特点,4、主从JK触发器一次变化问题,两步动作: (反馈封门作用) CP=1, 主RS触发器接受RS输入( J,K ) CP=1 0变, 从RS触发器接受主RS触发器输出 主触发器在全部CP=1期间,输入信号起作用。

8、 必须考虑全部CP=1期间输入的变化过程,决定次态。,只有在CP=1期间,输入信号保持不变,才可以用CP下降沿的输入决定输出。 在CP1期间主触发器只有可能翻转一次,一旦翻转了就不会翻回原来的状态。这就是主从JK触发器的“一次翻转”问题。,24,例2 主从JK触发器波形图 P103,25,5、集成JK触发器 CT74H72,P103逻辑电路图 J = J1 J2 K = K1 K2,26,边沿JK触发器,注意 边沿和非边沿在CP符号处的区别,27,例1,全0不变;JK异同J;全1翻转。 边沿触发器 只在触发沿变(一次) 触发沿前瞬间的输入定输出,28,例4.26,29,4.3.3 边沿触发器,

9、1 D锁存器,3.集成D锁存器,30,边沿D触发器,31,下降沿,例4-5P106,32,33,1 T 触发器,4.4 T触发器和T 触发器,2 T 触发器 ( T =1),T=0不变;1翻转,34,1 T 触发器转换,T触发器和T 触发器转换,2 T 触发器转换,35,例4-6(P112),R,36,触发器总结怎么变?何时变?,怎么变?功能定: 基本RS:RS异同R;全1不变;全0不定(与门型) 同步RS:RS异同S;全0不变;全1不定 JK: JK异同J;全1翻转;全0不变。 D: Q = D T: T=1翻转;T=0不变 T: 翻转 何时变?结构定 基本RS 直接、 同步RS CP=1整个期间变。 主从 CP后沿变(1 0) ; (JK CP=1期间第一次的变化;主从RS期间最后一次变化) 边沿 CP后沿变,前沿变 符号认识,功能、变换时间,口诀,结构,有效电平,不定问题、时钟同步、空翻、一次变化、 电平触发、脉冲触发、边沿触发 结构复杂度、集成度、速度、功耗、,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号