东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口

上传人:飞*** 文档编号:7595980 上传时间:2017-08-10 格式:PPT 页数:66 大小:1.69MB
返回 下载 相关 举报
东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口_第1页
第1页 / 共66页
东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口_第2页
第2页 / 共66页
东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口_第3页
第3页 / 共66页
东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口_第4页
第4页 / 共66页
东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口_第5页
第5页 / 共66页
点击查看更多>>
资源描述

《东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口》由会员分享,可在线阅读,更多相关《东南大学电子信息工程之微机学第5章-1(3学时)基本输入输出接口(66页珍藏版)》请在金锄头文库上搜索。

1、1,第5章-1 基本输入输出接口,教学重点: I/O接口电路的典型结构 无条件传送方式 查询传送方式 中断工作过程 DMA传送,2,5.1 I/O接口概述,为什么需要I/O接口(电路)?微机的外部设备多种多样;工作原理、驱动方式、信息格式以及工作速度方面彼此差别很大;它们不能与CPU直接相连;必须经过中间电路再与系统相连;这部分电路被称为I/O接口电路。,多种外设,3,5.1 I/O接口概述(续1),什么是I/O接口(电路)?I/O接口是位于系统与外设间,用来协助完成数据传送和控制任务的逻辑电路PC机系统板的可编程接口芯片、I/O总线槽的电路板(适配器)都是接口电路,4,5.1 I/O接口概述

2、(续2),什么是微机接口技术?处理微机系统与外设间联系的技术;注意其软硬结合的特点;根据应用系统的需要,使用和构造相应的接口电路,编制配套的接口程序,支持和连接有关的设备。,5,常见接口插槽,PS2鼠标,PS2键盘,千兆网,10/100M网卡,USB,并行口,MIDI/游戏接口,显示器接口,1394,1394a,音箱/线入接口/麦克风,串行口,6,5.1.2 I/O接口 - I/O接口的主要功能, 对输入输出数据进行缓冲和锁存;输出接口有锁存、缓冲环节;输入接口有锁存、缓冲环节; 对信号的形式和数据的格式进行变换微机直接处理:数字量、开关量、脉冲量; 对I/O端口进行寻址; 与CPU和I/O设

3、备进行联络。,7,5.1.2 I/O接口 - I/O接口的典型结构,1. 接口电路的内部结构2. 接口电路的外部特性3. 接口电路芯片的分类4. 接口电路的可编程性,8,1. 接口电路的内部结构,CPU与外设主要有数据、状态和控制信息需要相互交换,于是从应用角度看内部: 数据寄存器保存外设给CPU和CPU发往外设的数据 状态寄存器保存外设或接口电路的状态 控制寄存器保存CPU给外设或接口电路的命令,理解端口,9,2. 接口电路的外部特性,主要体现在引脚上,分成两侧信号面向CPU一侧的信号:用于与CPU连接主要是数据、地址和控制信号面向外设一侧的信号:用于与外设连接提供的信号五花八门功能定义、时

4、序及有效电平等差异较大,10,3. 接口电路芯片的分类,接口电路核心部分往往是一块或数块大规模集成电路芯片(接口芯片):通用接口芯片支持通用的数据输入输出和控制的接口芯片面向外设的专用接口芯片针对某种外设设计、与该种外设接口 面向微机系统的专用接口芯片与CPU和系统配套使用,以增强其总体功能,11,4. 接口电路的可编程性,许多接口电路具有多种功能和工作方式,可以通过编程的方法选定其中一种;接口需要进行物理连接,还需要编写接口软件;接口软件有两类:初始化程序段设定芯片工作方式等;数据交换程序段管理、控制、驱动外设,负责外设和系统间信息交换。,12,5.1.3 I/O端口的编址,接口电路占用的I

5、/O端口有两类编排形式I/O端口单独编址I/O地址空间独立于存储地址空间;如8086/8088;I/O端口与存储器统一编址它们共享一个地址空间;如M68000。,13,I/O端口单独编址,优点:I/O端口的地址空间独立控制和地址译码电路相对简单专门的I/O指令使程序清晰易读缺点:I/O指令没有存储器指令丰富,80x86采用I/O端口独立编址,14,I/O端口与存储器统一编址,优点:不需要专门的I/O指令I/O数据存取与存储器数据存取一样灵活缺点:I/O端口要占去部分存储器地址空间程序不易阅读(不易分清访存和访问外设),15,8088/8086的输入输出指令,输入指令IN AL, i8/DX;字

6、节输入IN AX, i8/DX;字输入输出指令OUT i8/DX, AL;字节输出OUT i8/DX, AX;字输出,功能演示,功能演示,16,例:一个输入设备的简单接口电路,该电路在CPU执行指令 MOV DX, 284H IN AL, DX将输入设备的数据读入CPU内AL中,图中译码电路的作用:只当A15A0上出现284H时,(即0000 0010 1000 0100B)输出0,其他输出1。,IO总线,三 态缓冲器,开关状态,DB,IOR,地址译码,AB,284H,0,0,0,D7 D0,A15A0,与非,17,例:一个输入设备的简单接口电路,三 态缓冲器,开关输入,数据线,IOR,地址译

7、码,地址线,284H,0,0,0,D7 D0,A15A0,与非,IO总线,D0,D7,K1 :K8,A15A0,IOR,CLK,D7 D0,T4,T1,T2,T3,Tw,0000 0010 1000 0100,执行:MOV DX, 284HIN AL, DX,01101101B=6DH,IN指令时序,问题:P290图5.11 K2,K5,K8闭合时DB=?, (AL)=?,18,例:一个输入设备的简单接口电路,三 态缓冲器,输入设备,数据线,IOR,地址译码,地址线,284H,0,0,0,D7 D0,A15A0,与非,IO总线,MOV DX, 284HIN AL, DX,输入设备接口电路,即硬

8、件上保证:只在CPU执行从284H端口输入数据时,三态门处于工作状态,使输入设备的数据送上总线侧,而CPU执行其它指令时,三态门均处于高阻状态,使输入设备的数据线与总线侧断开。,思考:其他的指令为什么不可以?,例:IN AL, 50H; MOV AL, 0284H,19,例:一个输出设备的简单接口电路,该电路在CPU执行指令 MOV AL, 81H MOV DX, 288H OUT DX, AL CPU内AL中的数据81H送至输出设备,IO总线,锁存器,输出设备,数据线,IOW,地址译码,地址线,288H,0,0,0,D7 D0,A15A0,与非,例:LED指示灯,图中译码电路的作用:只当A1

9、5A0上出现288H时,(即0000 0010 1000 1000B)输出0,其他输出1。,参见P291图5.12,20,例:一个输出设备的简单接口电路,IO总线,锁存器,输出设备,数据线,IOW,地址译码,地址线,288H,0,0,0,D7 D0,A15A0,与非,例:LED指示灯,OUT指令时序,A15A0,CLK,IOW,D7D0,T4,T1,T2,T3,Tw,0000 0010 1000 1000,执行:MOV AL, 81H MOV DX, 288HOUT DX, AL,21,例:一个输出设备的简单接口电路,PC总线,锁存器,输出设备,数据线,IOW,地址译码,地址线,288H,0,

10、0,0,D7 D0,A15A0,与非,例:LED指示灯,MOV DX, 288HOUT DX, AL,输出设备接口电路,即硬件上保证:只在CPU执行从288H端口输出数据时,锁存器处于触发状态,其输出随输入变化,而CPU执行其它指令时,锁存器均处于锁存状态, 其输出不随输入变化,,思考:其他的指令为什么不可以?例:OUT 50H,AL; MOV 0288H,AL,问题:对本电路MOV DX,288HIN AL,DX结果如何?,22,I/O端口的译码,译码电路的作用译码电路的构成(与存储器译码相似)设计译码电路的方法片内译码和片选译码,23,I/O译码电路的作用,将CPU执行IN/OUT指令发出

11、的信号,“翻译”成欲操作端口的选通信号,此信号常作为接口内三态门或锁存器的控制信号,接通或断开接口数据线与系统的连接。,A15A0,IOR,CLK,D7 D0,T4,T1,T2,T3,Tw,A15A0,CLK,IOW,D7D0,T4,T1,T2,T3,Tw,IN指令时序,OUT指令时序,24,设计译码电路的方法,根据端口地址确定地址信号A15A0的条件取值,用门电路、译码器及组合、PLD/GAL实现满足条件情况的电路设计I/O译码电路时: 端口的选通信号通常为低电平有效, 除端口的地址信号参加译码外,控制信号IOW、IOR (IO/M、 AEN也可参加译码),译码电路,A0A1A14A15IO

12、RIOWAEN,25,例:设计端口地址为218H的译码电路,分析CPU执行IN/OUT指令时,发出端口的地址信号 MOV DX, 218H IN AL, DX 或 OUT DX, AL对应218H端口的地址信号为(只取A9A0):A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 (地址信号)1 0 0 0 0 1 1 0 0 0 B 2 1 8 H只要满足此地址取值的译码电路均可,26,方法一、用门电路实现218H的地址译码,数 据 线 DB,RD,WR,CS,端口译码电路,0,A9A8A7A6A5A4A3A2A1A0AENIORIOW,I/O接口,IO总线,D0D7,D0D7,10

13、000110000,译码电路部分满足:只当地址信号A9 A0为:A9A8A7A6A5A4A3A2A1A01 0 0 0 0 1 1 0 0 0即218H时,输出“0 ” ,使I/O接口的/CS有效,否则输出“1 ”,使I/O接口的/CS无效,27,地址重叠现象,数 据 线 DB,RD,WR,CS,端口译码电路,0,A9A8A7A6A5A4A3A2A1A0AENIORIOW,I/O接口,IO总线,D0D7,D0D7,10000110000,注意译码电路中:由于高位地址线A15A10未参与译码, 即:地址A15A0为: 10 0001 1000均能输出“0 ”低电平, 所以该电路使:一个端口对应多个地址 共26=64个 218,618, A18,E18,等等,28,方法二、用译码器、门电路组合实现地址译码,【问1】 Y1 Y7 译出的端口地址各是多少?【问2】将A0与A2位置互换Y0Y7 译出的端口地址各是多少?,29,【答1】Y0Y7译出的端口地址分别是219H21FH。【答2】将A0与A2位置互换Y1 Y7译出的端口地址分别是218H、21CH、21AH、21EH、219H、21DH、21BH和21FH。,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号