《触发器及时序电路》ppt课件

上传人:tian****1990 文档编号:73831213 上传时间:2019-01-26 格式:PPT 页数:178 大小:6MB
返回 下载 相关 举报
《触发器及时序电路》ppt课件_第1页
第1页 / 共178页
《触发器及时序电路》ppt课件_第2页
第2页 / 共178页
《触发器及时序电路》ppt课件_第3页
第3页 / 共178页
《触发器及时序电路》ppt课件_第4页
第4页 / 共178页
《触发器及时序电路》ppt课件_第5页
第5页 / 共178页
点击查看更多>>
资源描述

《《触发器及时序电路》ppt课件》由会员分享,可在线阅读,更多相关《《触发器及时序电路》ppt课件(178页珍藏版)》请在金锄头文库上搜索。

1、2019/1/26,华东交通大学电气学院 付智辉,1,第四章 时序逻辑电路,学习要点: 触发器的逻辑功能及使用 时序电路的分析方法和设计方法 计数器、寄存器等中规模集成电路的逻辑功能和使用方法,2019/1/26,华东交通大学电气学院 付智辉,2,第4章 时序逻辑电路,4.1 触发器,4.2 时序逻辑电路的分析和设计方法,4.3 时序单元电路及时序MSI应用,退出,2019/1/26,华东交通大学电气学院 付智辉,3,4.1 触发器,4.1.1 基本RS触发器,4.1.2 时钟触发器的功能,4.1.3 时钟触发器的触发方式,退出,4.1.4 集成触发器,4.1.5 不同类型触发器间的转换,20

2、19/1/26,华东交通大学电气学院 付智辉,4,触发器是构成时序逻辑电路的基本逻辑部件。 它有两个稳定的状态:0状态和1状态; 在不同的输入情况下,它可以被置成0状态或1状态; 当输入信号消失后,所置成的状态能够保持不变。,所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。,2019/1/26,华东交通大学电气学院 付智辉,5,4.1.1 基本RS触发器,电路组成和逻辑符号,信号输入端,低电平有效。,2019/1/26,华东交通大学电气学院 付智辉

3、,6,工作原理,1,0,0,1,1 0,0,2019/1/26,华东交通大学电气学院 付智辉,7,0,1,1,0,0 1,1,2019/1/26,华东交通大学电气学院 付智辉,8,1,1,1,0,1 1,不变,1,0,2019/1/26,华东交通大学电气学院 付智辉,9,0,0,1,1,0 0,不定,?,2019/1/26,华东交通大学电气学院 付智辉,10,特性表(真值表),现态:触发器接收输入信号之前的状态,也就是触发器原来的稳定状态。,次态:触发器接收输入信号之后所处的新的稳定状态。,2019/1/26,华东交通大学电气学院 付智辉,11,次态Qn+1的卡诺图,特性方程,触发器的特性方程

4、就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式,2019/1/26,华东交通大学电气学院 付智辉,12,状态图,描述触发器的状态转换关系及转换条件的图形称为状态图,0,1,1/,1/,10/,01/,2019/1/26,华东交通大学电气学院 付智辉,13,波形图,反映触发器输入信号取值和状态之间对应关系的图形称为波形图,置1,置0,置1,置1,置1,保持,不允许,不确定,2019/1/26,华东交通大学电气学院 付智辉,14,基本RS触发器的特点,(1)触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变

5、。 (3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。,在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。,2019/1/26,华东交通大学电气学院 付智辉,15,集成基本RS触发器,EN1时工作 EN0时禁止,2019/1/26,华东交通大学电气学院 付智辉,16,4.1.2 时钟触发器的功能,1、同步RS触发器,CP1时,工作情况与基本RS触发器相同。,2019/1/26,华东交通大学电气学院 付智辉,17,特性表,特性方程,2019/1/26,华东交通大学电气学院

6、 付智辉,18,主要特点,波形图,(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。 (2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。,不变,不变,不变,不变,不变,不变,置1,置0,置1,置0,不变,2019/1/26,华东交通大学电气学院 付智辉,19,2、同步JK触发器,CP=1期间有效,2019/1/26,华东交通大学电气学院 付智辉,20,特性表,JK=00时不变 JK=01时置0 JK=10时置1 JK=11时翻转,2019/1/26,华东交通大学电气学院 付智辉,2

7、1,状态图,波形图,在数字电路中,凡在CP时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK触发器。,2019/1/26,华东交通大学电气学院 付智辉,22,3、同步D触发器(D锁存器),CP=1期间有效,2019/1/26,华东交通大学电气学院 付智辉,23,状态图,波形图,在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。,2019/1/26,华东交通大学电气学院 付智辉,24,集成同步D触发器,CP1、2,CP3、4,POL1时,CP1有效,锁存 的内容是CP下降沿时刻D的值; POL0时

8、,CP0有效,锁存 的内容是CP上升沿时刻D的值。,2019/1/26,华东交通大学电气学院 付智辉,25,4.1.3 时钟触发器的触发方式,1、主从RS触发器,工作原理,(1)接收输入信号过程 CP=1期间:主触发器控制门G7、G8打开,接收输入信号R、S,有: 从触发器控制门G3、G4封锁,其状态保持不变。,1,0,2019/1/26,华东交通大学电气学院 付智辉,26,0,1,特性方程,2019/1/26,华东交通大学电气学院 付智辉,27,逻辑符号,电路特点,主从RS触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP1期间接收输入信号,CP下降沿到来时触发翻转的特

9、点。但其仍然存在着约束问题,即在CP1期间,输入信号R和S不能同时为1。,2019/1/26,华东交通大学电气学院 付智辉,28,2、主从JK触发器,代入主从RS触发器的特性方程,即可得到主从JK触发器的特性方程:,将,主从JK触发器没有约束。,2019/1/26,华东交通大学电气学院 付智辉,29,特性表,时序图,2019/1/26,华东交通大学电气学院 付智辉,30,电路特点,逻辑符号,主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP1期间接收输入信号,CP下降沿到来时触发翻转的特点。 输入信号J、K之间没有约束。 存在一次变化问题。,2019/1/26,华

10、东交通大学电气学院 付智辉,31,带清零端和预置端的主从JK触发器,0,0,1,0,0,1,2019/1/26,华东交通大学电气学院 付智辉,32,带清零端和预置端的主从JK触发器的逻辑符号,2019/1/26,华东交通大学电气学院 付智辉,33,集成主从JK触发器,2019/1/26,华东交通大学电气学院 付智辉,34,与输入主从JK触发器的逻辑符号,主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。

11、,2019/1/26,华东交通大学电气学院 付智辉,35,二、 边沿触发器,1、边沿D触发器,工作原理,2019/1/26,华东交通大学电气学院 付智辉,36,边沿D触发器没有一次变化问题。,2019/1/26,华东交通大学电气学院 付智辉,37,逻辑符号,2019/1/26,华东交通大学电气学院 付智辉,38,集成边沿D触发器,注意:CC4013的异步输入端RD和SD为高电平有效。,2019/1/26,华东交通大学电气学院 付智辉,39,2、边沿JK触发器,CP下降沿时刻有效,2019/1/26,华东交通大学电气学院 付智辉,40,边沿JK触发器的逻辑符号,边沿JK触发器的特点,边沿触发,无

12、一次变化问题。 功能齐全,使用方便灵活。 抗干扰能力极强,工作速度很高。,2019/1/26,华东交通大学电气学院 付智辉,41,集成边沿JK触发器,74LS112为CP下降沿触发。 CC4027为CP上升沿触发,且其异步输入端RD和SD为高电平有效。,注意,2019/1/26,华东交通大学电气学院 付智辉,42,4.1.5 不同类型触发器之间的转换,转换步骤: (1)写出已有触发器和待求触发器的特性方程。 (2)变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。 (3)比较已有和待求触发器的特性方程,根据两个方程相等的原则求出转换逻辑。 (4)根据转换逻辑画出逻辑电路图。,转换方

13、法: 利用令已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑。,2019/1/26,华东交通大学电气学院 付智辉,43,1、将JK触发器转换为RS、D、T和T触发器,JK触发器RS触发器,RS触发器特性方程,变换RS触发器的特性方程,使之形式与JK触发器的特性方程一致:,2019/1/26,华东交通大学电气学院 付智辉,44,比较,得:,电路图,2019/1/26,华东交通大学电气学院 付智辉,45,JK触发器D触发器,写出D触发器的特性方程,并进行变换,使之形式与JK触发器的特性方程一致:,与JK触发器的特性方程比较,得:,电路图,2019/1/26,华东交通大学电气学院 付智辉,4

14、6,JK触发器T触发器,在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T0时能保持状态不变,T1时一定翻转的电路,都称为T触发器。,特性表,逻辑符号,2019/1/26,华东交通大学电气学院 付智辉,47,T触发器特性方程:,与JK触发器的特性方程比较,得:,电路图,2019/1/26,华东交通大学电气学院 付智辉,48,状态图,时序图,2019/1/26,华东交通大学电气学院 付智辉,49,JK触发器T触发器,在数字电路中,凡每来一个时钟脉冲就翻转一次的电路,都称为T触发器。,特性表,逻辑符号,2019/1/26,华东交通大学电气学院 付智辉,

15、50,T 触发器特性方程:,与JK触发器的特性方程比较,得:,电路图,变换T触发器的特性方程:,2019/1/26,华东交通大学电气学院 付智辉,51,状态图,时序图,2019/1/26,华东交通大学电气学院 付智辉,52,2、将D触发器转换为JK、T和T触发器,D触发器JK触发器,2019/1/26,华东交通大学电气学院 付智辉,53,D触发器T触发器,2019/1/26,华东交通大学电气学院 付智辉,54,D触发器T触发器,2019/1/26,华东交通大学电气学院 付智辉,55,本节小结:,2019/1/26,华东交通大学电气学院 付智辉,56,4.2 时序逻辑电路的分析与设计方法,4.2.1 时序逻辑电路概述,退出,4.2.2 时序逻辑电路的分析方法,4.2.3 时序逻辑电路的设计方法,2019/1/26,华东交通大学电气学院 付智辉,57,4.2.1 时序逻辑电路概述,1、时序电路的特点,时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。,2019/1/26,华东交通大学电气学院 付智辉,58,2、时序电路逻辑功能的表示方法,时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号